数字电路与逻辑设计集成门电路与触发器.ppt

数字电路与逻辑设计集成门电路与触发器.ppt

数字电路与逻辑设计集成门电路与触发器

主从J-K触发器与前面所述J-K触发器相比,仅进行了性能上的改进,逻辑功能完全相同。 由于主从J-K触发器具有输入信号J和K无约束、无空翻、功能全、使用方便等优点,因此,应用广泛。 主从J-K触发器的不足:存在“一次翻转”现象!即时钟脉冲作用期间,主触发器的状态只能根据输入信号的变化改变一次!当输入端出现干扰时,可能破坏正常功能。通常采用窄脉冲作为触发脉冲。 边沿触发器可以克服此问题,例如下降沿触发的双J-K触发器74LS73等 四. T 触发器 T触发器又称为计数触发器。如果把J-K触发器的两个输入端J和K连接起来,并把连接在一起的输入端用符号T表示,就构成了T触发器。相应的逻辑图和逻辑符号分别如图(a)和图(b)所示。 T 1 0 Qn+1 Q Q 功能说明 不 变 翻 转 功能表 T触发器的逻辑功能可直接由J-K触发器的次态方程导出。J-K触发器的次态方程: 将该方程中的J和K均用T代替后,即可得到T触发器的次态方程: 根据次态方程,可列出T触发器的功能表如下表所示。 功能: 当T=1时,在时钟脉冲作用下状态翻转,相当于一位二进制计数器; 当T=0时,触发器状态保持不变。 上述T触发器也存在“空翻”现象,实际数字电路中使用

文档评论(0)

1亿VIP精品文档

相关文档