- 4
- 0
- 约9.92千字
- 约 3页
- 2018-05-09 发布于福建
- 举报
第36卷第9期 信 息 化 研 究 V0I.36No.9
2010年9月 InformatizationResearch Sep.2010
基于 DSP的准正交酉空时调制编解码器的实现
周 健
(苏州高博软件学院,江苏省苏州市 215163)
摘 要:在高速数据通信系统中,为降低系统的复杂度,通常使用差分编解码。本文在介绍准正
交酉空时调制编解码原理的基础上,给出了编解码器的硬件实现方案和流程 图,并用 C与汇编语言在
TMS3205416DSP上进行了编解码器的实现。通过 RTDX实时调试环境测出的结果表明,硬件条件下
得 出的误比特率与 MATLAB仿真的结果相近,验证 了DSP环境下编解码器的设计符合实际应用。且
文中提出的简化的解码算法减少了DSP的解码执行时间。
关键词 :准正交酉空时;编解码器;DSP
中图分类号 :TN914
0 引 言
随着移动通信、因特网和多媒体业务的发展,世界
范围内无线通信的容量需求在迅速增长,使得无线资
源如频谱变得越来越紧张。空时编码能够在不增加发
射功率与带宽的情况下提高无线通信信道容量,所以 若使SQ为酉矩阵,则sQs=,4,即:n=∑I。I=
受到了广泛的关注与研究 ¨。。大多数研究都基于解 2 4
码时接收端已知信道状态信息(ChannelStateInforma— 1和b:∑I I一∑ I=0,选择IxI=0.25
tion,csi) ,而在高速通信中CSI不可估计或者会 明 的星座即可。发射端初始时刻发送单位矩阵J4,假设
显提高系统的成本与复杂度。因此 ,人们提出了空时 第 t一1时刻发射空时码矩阵 。利用 。进行差分
码的差分检测 ,而准正交酉空时调制 是空时码差 编码
分检测方法之一 ,具有重要的研究意义。 S :SQSf_l (2)
实际应用 中,硬件的实现是关键。本文在介绍准 1.2 差分解码
正交酉空时调制原理的基础上,给出了其基于 DSP实 假设系统为4发 1收,t时刻接收端收到的接收矩
现的整体框架,并详细介绍了编解码器的实现步骤。 阵为 ,采用最大似然准则判决
通过 RTDX调试的结果表明,硬件实现的编解码器的 {XlX2X3X4}= argm in IlR —S,Rc一1 ll =
:
性能接近MATLAB的仿真结果,且利用本文提出的简 xiE u, ‘ Il,Z2,3j,4
ar m ax Re{tr(SR一R )}==
g
: .,
化译码算法能有效减少DSP的解码时间。 , , ,
原创力文档

文档评论(0)