8284介绍.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8284介绍

§7.1.1 8284时钟发生器/驱动器 本节首页    在8086CPU内部没有有时时钟发生器,当组成微型机系统时,所需的时钟信号由外部时钟发生器提供。 8284是专门为8086设计的时钟发生器/驱动器。在8284中,不仅有时钟信号发生器,还有复位信号RESET和 准备好信号READY产生电路,这些电路分别向8086系统提供时钟信号CLK,复位信号RESET和准备好信号READY ,还可向外界提供晶振信号OSC以及外围芯片所需的时钟信号PCLK。   1.8284的引脚?   8284是双列直插式18脚组件,其引脚分配如图7-1所示。其功能为:   X1,X2:晶振输入端。   ASYNC:READY同步选择输入。ASYNC信号决定READY的同步方式。当ASYNC为低电平时,提供两级READY同步 ,若ASYNC为高电平时,提供一级READY同步。   EFI:外来时钟输入端。当F/C接高电平时,由EFI端输入外来时钟。 输入时钟信号的频率为系统时钟CLK的三倍。   F/C:时钟源选择输入端。若F/C?接低电平,则系统时钟CLK由晶体振荡器产生;若F/C接高电平,则CLK 由外来时钟产生。   OSC:晶振输出端。输出频率为晶振频率,TTC电平。   CLK:提供给整个计算机系统的时钟信号,所以称为系统时钟。CLK的频率是晶体震荡器频率或EFI端输入频率 1/3,占空比为33%。   PCLK:为外设提供的输出时钟信号,频率是CLK的1/2,占空比为50%。   RES:复位输入端,低电平有效。用于产生8086的RESET信号。由于8284 内部具有斯密特整形电路,因此RES可以是缓慢变化的脉冲信号,它经 8284内部电路整形而获得较陡的复位信号RESET。   RESET:提供给8086及整个系统的复位信号,高电平有效,其宽度由RES?决定。   AEN1,AEN2?:对应RDY1,RDY2的允许控制信号,低电平 有效。当AEN1为低电平时,RDY1?起作用,AEN2为低电平时,RDY2?起作用。在单CPU系统中AEN应接低电平,在多系统中,用这两个信号。   RDY1,RDY2:RDY高电平有效的输入信号。 可由系统总线的设备产生,它有效表示数据已收到或数据可以使用。   CSYNC:同步输入信号。用来使多个8284同步,以提供同步的CLK信号。CSYNC为高电平时,内部计数器复位 ;CSYNC为低电平时,才允许内部计数器计数。   2。8284的内部结构及工作原理   8284内部结构如图7-2所示。由CLK时钟信号产生电路,RESET复位信号产生电路及READY信号产生电路等组成。   (1).时钟电路 时钟发生电路由晶体振动器和分频器组成.当F/C脚接低电平时,它选择 晶体振荡器作为频率源,时钟频率由跨结接在X1,X2端晶体控制,振動器产生的脉冲 信号,经三分频后,成为占空比33%的时钟CLK.同时振荡器脉冲信号直接经反相器 产生OSC信号输出.CLK经二分频得到占空比为50%的PCLK信号.OSC和PCLK都可作为 外围电路的时钟.当F/C接高电平时,它选择外来脉冲信号源,由EFI端输入,用和上述 相同的方法产生CLK,PCLK和OSC信号.   在多CPU结构中,要求所有8086时钟信号同步,要求多个8284同时同相位的工作,此时 一般在所有8284的EFI端接同一个外部时钟,用CSYNC信号控制它们同步.在CSYNC为高 电平时,禁止CLK输出,CSYNC为低电平时,又重新输出CLK信号,如向多个8284输出同一个 CSYNC信号,则各CPU都会严格同步,多CPU不能使用晶体振荡器,不然各8284晶振稍有 差异,就不会同步.   (2).复位信号产生电路 系统的复位信号必须与时钟信号同步,否则将使系统工作不 稳定.8284内部有一个斯密特整形电路和一个同步触发器组成复位信号发生电路.当复位 输入信号加到RES端,经过整形加到触发器D端,在CLK信号下降使触发器置1,产生同步复位 信号RESET的输出.借助在一功能,可用单独的RC网络产生符合要求的加电复位信号.在 IBN PC/XT中,电源好信号PWRGOOF加到RES端.   (3).准备好信号产生电路 为了使存储器或者外设接口与CPU速度相匹配,需要给CPU 一个准备好信号.READY产生电路是由俩个同步触发器及一些门电路组成.输给CPU的READY 信号是由8284提供的,8284的准备好控制电路有两组输入信号,每一组都有允许信号AEN?和设备准备好信号RDY,8284设置两个准备好信号输入RDY1和RDY2是为了支持多总线 结构,使一个8086可连接两组独立的系统总线.因为每组系统总线可能会有自己的RDY线 为了仲裁总线的优先级,RDY1和RD

文档评论(0)

118fendou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档