- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
片上谐振时钟阵列耦合特性研究
片上谐振时钟阵列耦合特性研究 摘要:提出了一种基于层次化无缓冲谐振时钟网络的耦合时钟阵列结构,能够有效分布全局时钟,并实现局部时钟网络的频率及相位锁定.基于耦合振荡器理论,详细分析了耦合网络的电压幅值、频率锁定及耦合网络带宽特性,并通过SPICE模拟,对影响谐振时钟阵列耦合特性的关键因素进行了研究,包括时钟负载差异、能量补偿单元、以及耦合网络等.模拟结果表明,谐振时钟阵列具有较宽的频率锁定范围,在耦合特性发生变化的情况下,全局时钟偏斜最大为21 ps,小于时钟周期的2%.
关键词:时钟分布网络;谐振时钟;耦合振荡器阵列;注入锁定
中图分类号:TP393 文献标识码:A
Analysis on Coupling Characteristic in On-chip
Resonant Clock Array
XU Yi, LU Hong-sheng, LIU Jie, HAN Wen-yan
(Jiangnan Institute of Computing Technology, Wuxi, Jiangsu 214083, China)
Abstract: This paper proposed a coupled clocking array architecture based on hierarchical bufferless resonant clock, which can distribute global clock signal effectively, and implement locking of frequency and phase among local clock networks. Based on the theory of coupled oscillators, the voltage amplitude, frequency locking and network bandwidth characteristics of the coupling network were analyzed. By SPICE simulation, the key factors influencing the coupling characteristics of the resonant clocking array were studied, including clock load difference, energy compensating cell, and coupling network. Simulation results show that the resonant clocking array has a wide frequency locking range, and in the case of coupling characteristics change, the maximum clock skew in global clocking network is 21 ps, less than 2% of the whole clock cycle.
Key words: clock distribution networks; resonant clock; coupled oscillator array; injection locking
片上无缓冲谐振时钟作为一种新兴时钟分布技术,能够为整个系统提供高频、低偏斜和低抖动的时钟信号,并且通过谐振回路进行能量恢复,大幅度降低时钟系统的功耗[1-2].目前,该技术正受到工业界越来越广泛的关注,并逐渐走向实际应用[3].
为了实现谐振时钟网络的全局分布,耦合振荡器阵列结构常用于局部时钟网络的同步,该结构通过相邻振荡器之间的注入锁定,最终得到具有同频、低偏斜的时钟分布网络[4].
本文基于层次化的无缓冲谐振时钟网络[5],提出一种面向全局分布的耦合振荡器阵列结构,通过片上耦合网络,实现局部网络时钟频率和相位锁定.基于耦合振荡器理论,深入分析了片上谐振时钟阵列电压幅值及相位的动态变化关系,并对影响时钟网络耦合特性的关键因素,如时钟负载差异、能量补偿单元大小、以及耦合网络寄生参数等进行了分析和比较.SPICE模拟结果表明,耦合谐振时钟阵列结构具有良好的锁定能力,在耦合特性发生变化的情况下,该结构仍然能够有效锁定谐振信号,为系统提供低偏斜、高鲁棒性的同步时钟.
1 基于层次化无缓冲谐振网络的耦合振荡器阵列
本文的全局谐振时钟结构基本思想是将整个时钟网络划分为若干个局部时钟网络,局部时钟负载通过层次化的无缓冲网络LBRCDN进行驱动,具有降低偏斜、提
文档评论(0)