- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
攘 要
蠢藩数字集或嚷路被广泛应爱予毫子系统滚诗c≥,毫子技术帮计舞祝毅术靛
Device,简称PLD)和电子
发展,特别是可编襁逻辑器件(ProgrammableLogic
设诗彝动亿(EDA—ElectronicAutomation)技术静蹬毯,侵褥疆谬漫计
Design
变终象软件绽程一撵灵活。
遥10余年来,PLD卡#为ASIC豹一个分支,出最初翡篱筚黔PLD芯片发展副
CPLD、FPGA等麓密疫PLD,它艇戆邀黯缝穆赣鬻灵活,王终速度浃,可娃采取多
种编稷技术,猩大规模系统设计中多采用硬件描述诱裔编程。髓高速集成电路磴
件臻达谮言VHDL是一葶争f-泛慕耀戆襞锌接述添富。耱藿数字魄薅综会技术戆提
高,对VHDL综合的研究和开发已逐步成熟。现在,PLD在信息处理、镪能仪表、
鑫动掩铡、通信领域褥爨了广泛静瘫瘸。
边缘扫撼测试技术是一秘霹应翅于数字器件的测试技术,鼹兹广泛戏用予印
刷毫鼹缀及集娥奄鼹敲簿灏试审。CPLD芯片怒一穗可编程集成电路,厂家在竣
诗蠢生产CPLD芯背对,考寤剿褥采逻辏电路敬簿测试熬嚣要,专门黧蠢支持逸
缘扫攒澜试的JTAG口结构。闲j蜡:,藏予CPLD的逻辑控制单元W以眈较容易的襄
蕊逮缘搀搀测试。
程设计数字电子系统时,除了使电路实现难常的掇制功熊外,还设计一挫用
于测试黥绪橇模块。程正常工{乍嚣,这麓模块不工箨,{嚣当处予覆l试弑态蟊雩,这
些摸块才工l乍,从蕊毙成测试。
Language)箨为
边缘翘按撰述语蠢BSDL(Boundary—Scan
Description
tEEEI
149.1标准文律鹃融{警,楚VHDL靛一令予巢,BSDL本囊不是一令遵照鹣骥
件摘述语言,稳是它可以与软件工具结合起来用子测试生成、络采分析和故障诊
凝。}~
,
论文以动力分散型电动车组的辅助系统为例,研究了CPLD及边缘扫描测试
技术在梳车经销窀淹中熬应舔。采趱CPLD蕊鸶作为辕·{≥黎终,取代蕊统静舞魅
点继电器控制籁统。采用原理熙细硬件撼述谖言相缀合的摸块化设计,掇据帆窜
辅黪系统的耨点,主要豫三个横块实瑷了穗勃系统熬感动、控潮功能驷敬障秘换,
射每个攥块,袋蠲VHDL缡稷。然各个模块以及整个系统豁傍褰波形图强{蔓看出,
基:于CPLDfl勺逻辑控制单元可以达刭控翻要求。
同时钎对CPLD芯片的灵活的络构,尤其是支持边缘扫描测试的JTAG酗,将
边缘扫描测试技术应甬到机车的控制电路的故障测试中。依据逻辑控制单元的管
脚分布图以及内部逻辑功能,用BSDL语言编程。然后将BSDL程序结合辅助系统
的逻辑控制单元的VHDL代码在边缘扫描测试选件下就可以进行故障测试。测试
的基本思想是:从CPI。D芯片JTAG口中的测试数据输入端输入测试数据,然后从
测试数据输出端褥到输出的数据,将辕出数握秘正确的结暴比较,霹以测试出逻
堤控制单元是甭发生故障。
考虑辅助系统控制功栽戳投Ilo端日静需要,设计中使用鑫冬CPLD芯片怒
可以满足机车辅助系统控制及赦障测试的需要,为机车控制电路的设计及故障测
试做了有益的探索。
关键词
边缘{j描测试技术、BSDL、CPLD、JTAG、VHDL。
?7
L o
、~。,~一_
ll
Abstract
CircuitiS usedinthe of
DjgitalInteg!’ated widely elecironiC
design
now.The
原创力文档


文档评论(0)