AT89S52Data中文.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AT89S52Data中文

AT89S52使用说明 特性: 1、与MCS-51兼容; 2、8K Bytes,Flash存储器,在线编程,可写1000次; 3、4.0-5.5V工作电压; 4、晶震:0-33MHz; 5、3层可编程加密; 6、自带256×8bit,RAM; 7、32个可编程I/O管脚; 8、3个16-bit定时器/计数器; 9、8个中断源; 10、 全双工UART; 11、 具有休眠节电模式; 12、 节电模式中断唤醒; 13、 自带看门够 描述: AT89S52是低功耗,8位CMOS工艺处理器,具有8K在线可编程Flash存储器。片内falsh 可多次编程。At89S52是一个功能强大的处理器,可以为许多嵌入式应用提供高灵活性,高 性价比的解决方案。 1 2 1、AT89S52芯片管脚说明 VCC/GND 电源引脚; Port 0 Port 0是一个8 位漏极开路型双向I/O 端口,端口置1 (对端口写1)时作高阻抗输入 端。 Port 0还可以用作总线方式下的地址数据复用管脚,用来操作外部存储器。在这种工 作模式下,P0口具有内部上拉。 对内部Flash 程序存储器编程时,接收指令字节;校验程序时输出指令字节,要求外接上 拉电阻。 Port 1 P1 是一个带有内部上拉电阻的8 位双向I/0 端口。输出时可驱动4 个TTL。端口置1 时,内部上拉电阻将端口拉到高电平,作输入用。 另外,P1.0,P1.1 可以分别被用作定时器/计数器2 的外部计数输入(P1.0/T2 )和触发 输入(P1.1/T2EX ); 对内部Flash 程序存储器编程时,接收低8 位地址信息。 Port 2 P2端口[P2.0-P2.7] P2是一个带有内部上拉电阻的8位双向I/0端口。输出时可驱动 4个TTL。端口置1时,内部上拉电阻将端口拉到高电平,作输入用。 P2口在存取外部存储器时,可作为高位地址输出。内部Flash 程序存储器编程时,接收 高8 位地址和控制信息。 Port 3 P3端口[P3.0-P3.7] P2是一个带有内部上拉电阻的8位双向I/0端口。输出时可驱动 4个TTL。端口置1时,内部上拉电阻将端口拉到高电平,作输入用。 功能复用: P3引脚 兼用功能 P3.0 串行通讯输入(RXD) P3.1 串行通讯输出(TXD) 3 P3.2 外部中断0( INT0) P3.3 外部中断1(INT1) P3.4 定时器0输入(T0) P3.5 定时器1输入(T1) P3.6 外部数据存储器写选通WR P3.7 外部数据存储器写选通RD RST: 9 在振荡器运行时,有两个机器周期(24个振荡周期)以上的高电平出现在此管脚时,将 使单片机复位,只要这个管脚保持高电平,51芯片便循环复位。复位后P0-P3口均置1, 管脚表现为高电平,程序计数器和特殊功能寄存器SFR全部清零。当复位脚由高电平变为低 电平时,芯片为ROM的00H处开始运行程序。 XTAL1,XTAL2 XTAL1是片内振荡器的反相放大器输入端,XTAL

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档