- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA 技术实用教程 数字系统设计举例
实 验 与 设 计 KX康芯科技 11-1 采用流水线技术设计高速数字相关器 【例11-11】 stemp = a XOR b; PROCESS(stemp) BEGIN CASE stemp IS WHEN 0000 = c = 100; --4 WHEN 0001|0010|0100|1000 = c = 011; --3 WHEN 0011|0101|1001|0110|1010|1100 = c = 010; --2 WHEN 0111|1011|1101|1110 = c = 001; --1 WHEN 1111 = c = 000; -- 0; WHEN OTHERS = c = 000; END CASE; END PROCESS; 实 验 与 设 计 KX康芯科技 11-1 采用流水线技术设计高速数字相关器 (4) 实验内容2:利用实验内容1中的4位数字相关器设计并行16位数字相关器。使用QuartusII估计最大延时,并计算可能运行的最高频率。 (5) 实验内容3:在以上实验的基础上,利用设计完成的4位数字相关器设计并行16位数字相关器,其结构框图可参考图11-33,并利用QuartusII计算运行速度。 (6) 实验内容4:上面的16位数字相关器是用3级组合逻辑实现的,在实际使用时,对其有高速的要求,试使用流水线技术改善其运行速度。在输入、输出及每一级组合逻辑的结果处加入流水线寄存器,提高速度,可参照本章内容进行设计。 (7) 实验思考题:考虑采用流水线后的运行速度与时钟clock的关系,测定输出与输入的总延迟。若输入序列是串行化的,数字相关器的结构如何设计?如何利用流水线技术提高其运行速度? (8) 实验报告:根据以上的实验内容写出实验报告,包括设计原理、程序设计、程序分析、仿真分析、硬件测试和详细实验过程。 实 验 与 设 计 KX康芯科技 11-2 线性反馈移位寄存器设计 (1) 实验目的:学习用VHDL设计LFSR,掌握利用FPGA的特殊结构中高效实现LFSR的方法。 (2) 实验原理:LFSR即Linear Feedback Shift Register 线性反馈移位寄存器,是一种十分有用的时序逻辑结构,广泛用于伪随机序列发生、可编程分频器、CRC校验码生成、PN码等等。图11-34是典型的LFSR结构。由图中可以看出LFSR由移位寄存器加上xor构成,不同的xor决定了不同的生成多项式。图11-34中的生成多项式为X3+X2+X0。 (3) 实验内容:依据图11-34设计一个LFSR,其生成多项式为X4+X3+X0。试在FPGA上加以实现,并利用本章中提及的QuartusII优化选项,使之达到最高运行速度,并在GW48 EDA开发系统上,对其产生的码序列进行观察。 实 验 与 设 计 KX康芯科技 11-2 线性反馈移位寄存器设计 (4) 实验思考题1:另有一种LFSR的结构,见图11-35,试分析与图11-34中LFSR结构的异同点。 (5) 实验思考题2:对图11-35结构的LFSR电路进行改进,设计成串行CRC校验码发生器(提示:反馈线上加入xor,xor的一个输入端接待编码串行有效信息输入)。 (6) 实验报告:作出本项实验设计的完整电路图,详细说明其工作原理,完成测试实验内容,对实验中的码序列进行记录,写出电路可达到的最高运行速度及设置的QuartusII选项。 实 验 与 设 计 KX康芯科技 11-2 线性反馈移位寄存器设计 图11-34 LFSR举例 实 验 与 设 计 KX康芯科技 11-2 线性反馈移位寄存器设计 图11-35 另一种LFSR结构 实 验 与 设 计 KX康芯科技 11-3 直接数字式频率合成器(DDS)设计实验 (1) 实验目的:学习利用EDA技术和FPGA实现直接数字频率综合器DDS的设计。 (2) 实验原理:直接数字频率综合技术,即DDS技术,是一种新型的频率合成技术和信号产生方法。其电路系统具有较高的频率分辨率,可以实现快速的频率切换,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数控调制。 fSIN = M(fclk/2n) 11-1 实 验 与 设 计 KX康芯科技 11-3 直接数字式频率合成器(DDS)设计实验 图11-36 DDS基本结构 实 验 与 设 计 KX康芯科技 11-3 直接数字式频率合成器(DDS)设计实验 图11-37 相位累加器位宽和采样点关系 实 验 与 设 计
您可能关注的文档
最近下载
- 2024-2025学年第一学期 青岛版小学信息科技四年级上册 第一单元 信息科技基础 课时学历案 .pdf VIP
- 外研版(2025)必修第一册Unit 1 A New Start Developing ideas Writing 课件(13张ppt)(含音频+视频).pptx VIP
- 2024-2025学年第一学期 青岛版小学信息科技四年级上册 第二单元 反馈与优化 课时学历案 .docx VIP
- 高压试验危险点分析及控制措施.doc VIP
- 2024-2025学年第一学期 青岛版小学信息科技五年级上册 第二单元 在线生活(学历案设计) 0001.pdf VIP
- 21 CFR 210&211 cGMP中英对照版.doc VIP
- 网约车从业资格证考试题库及答案大全.doc VIP
- q cpu用户手册功能解说程序基础篇.pdf
- 做账实操-货代物流公司成本核算.pdf
- 成人的情绪管理课件.pptx VIP
文档评论(0)