基于FPGA的交通灯(verilog).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的交通灯(verilog)

基于同步FSM交通信号控制器 试验目的 1、进一步熟悉FSM原理; 2、交通信号控制逻辑的抽象建模方法; 3、掌握同步有限状态机的置位与复位方法; 3、掌握编写可综合的FSM一般指导原则; 试验原理 Verilog HDL和VHDL行为描述用于综合还只有十年的历史,可综合风格的VerilogHDL和VHDL的语法只是它们各自语言的一个子集;HDL的可综合性研究近年来非常活跃,可综合子集的国际标准目前尚未最后形成,因此,各厂商的综合器所支持的HDL子集也略有不同;对于有关可综合的VerilogHDL的内容我们只着重于介绍RTL、算法级和门级结构的描述;把一个时序逻辑抽象成一个同步有限状态机是设计可综合VerilogHDL模块的关键。有限状态机是设计各种时序逻辑电路的关键。具体的有限状态机的原理可以参看试验七有关原理的介绍。下面介绍一般的可综合有限状态机的编写原则 每个always块只能有一个事件控制@(event_expression),而且要紧跟在always关键字后面; always可以表示时序逻辑或者组合逻辑;也可以用always块既表示电平敏感的锁存器又同时表示组合逻辑; 带有posedge或negedge关键字的事件表达式表示边沿触发的时序逻辑,没有posedge或negedge关键字的表示组合逻辑或者电平敏感的锁存器,或者两者都表示; 每个表示时序的always块只能由一个时钟跳变沿 触发,置位和复位最好也由该始终跳变沿触发; 每个在always块中赋值的信号必须定义为reg类型或者整型; Always块中应该避免组合反馈回路; 实验步骤和实验内容 1、本试验交通信号控制灯的逻辑关系 该交通信号灯控制器用于控制一条主干道与一条乡村公路的交叉口的交通(如图8-1所示),它必须具有下面的功能;由于主干道上来往的车辆较多,因此控制主干道的交通信号灯具有最高优先级,在默认情况下,主干道的绿灯点亮;乡村公路间断性地有车经过,有车来时乡村公路的交通灯必须变为绿灯,只需维持一段足够的时间,以便让车通过。只要乡村公路上不再有车辆,那么乡村公路上的绿灯马上变为黄灯,然后变为红灯;同时,主干道上的绿灯重新点亮;一传感器用于监视乡村公路上是否有车等待,它向控制器输入信号X;如果X=1,则表示有车等待,否则X=0;当从S1状态转换到S2 状态,从S2状态转换到S3 状态,从S3状态转换到S4 状态,从S4状态转换到S20状态时,具有一定的延时; 2、试验内容 1)从以上实际交通信号控制问题抽象逻辑关系; 2)画出状态转换图; 2)设计Verilog代码; TO START: 实验代码 //基于同步FSM交通信号灯控制器 `define TRUE 1b1 `define FALSE 1b0 //延迟 `define Y2RDELAY 3 `define R2GDELAY 2 module sig_control(hwy,cntry,X,clock,clear); output[1:0]hwy,cntry; reg[1:0]hwy,cntry; input X; input clock,clear; parameter RED=2d0, YELLOW=2d1, GREEN=2d2; parameter S0 =3d0, S1 =3d1, S2 =3d2, S3 =3d3, S4 =3d4; reg[2:0] state; reg[2:0] next_state; always@(posedge clock) if(clear) state=S0; else state=next_state; always@(state) begin hwy =GREEN; cntry =RED; case (state) S0: ; S1:hwy =YELLOW; S2:hwy =RED; S3: begin hwy = RED; cntry = GREEN; end S4: begin hwy =RED; cntry =~

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档