数电第3章组合课件.ppt

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电第3章组合课件

3 显示译码器 1.七段字符显示器 (三) 应用 可用来设计组合逻辑电路 (三)应用 设计组合电路———用在加(减)某一常数的场合。 例如用四选一数据选择器实现异或逻辑: Z=A’ B +A B’ A A1, B A0, Z Y 对比上两式得: D0=D3=0 , D1=D2=1 也可用真值表: D3 0 1 1 D2 1 0 1 D1 1 1 0 D0 0 0 0 Y Z B(A0) A(A1) 可见数据选择器地址端的个数等于能实现的逻辑函数包含变量的个数。 1. Z= A’ B + A B’= A1’A0 + A1 A0’ Y= A1’A0’D0+A1’A0D1+A1A0’D2+A1A0D3 D3 A0 A1 B A Z Y D1 D0 D2 S D3 A0 A1 B A Z Y D1 D0 D2 S 1 输入变量接地址端 此例书上没有 还可以实现变量数比地址端数大1的逻辑函数。 例4.3.5,用4选1数据选择器实现交通灯判别电路。 1 1 1 1 1 0 1 1 1 1 0 1 0 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 1 0 0 0 Z G A R 令R—A1, A—A0, Z—Y Y D0 D1 D2 D3 由右面的真值表可求出: D0=G D1=D2=G D3=1 A R Z A0A1 S D0D1D2D3 Y 高二位接地址端 A1 A0 G 1 若用公式法,要将Z写成包含变量R,A最小项的与—或式。 D0 D1 D3 D2 3.4.3 用加法器设计组合逻辑电路 1.构成减法器 【例3-14】 设计4位二进制减法器。 因此, 加法器可以实现减法运算。 3.BCD码加法运算 【例3-16】 设计一位BCD码加法运算电路 当两数相加的结果小于等于9时,相加的结果与二进制数相加结果一样;相加的结果大于9时, 相当于按二进制数相加所得的结果再加 6(0110)。 需要两片74LS283,一片负责两个二进制数相加,另一片负责加6运算。 二进制相加的结果何时大于9需要有判别电路。 电路74LS238(1)片的输出为CO,E3,E2,E1,E0,CO为1 时肯定大于9,低4位也有大于9的情况,下面设计判断低4位大于9电路,输出用Y表示。 判别电路 输 入 输 出 Y 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 电综合两种情况,最终是否加6判断信号应为: 这个判断结果直接送到(2)片做加6运算,并作为两位十进制输出高位的最低位。 S4 两位十进制输出 例如:将8421-BCD码转换为 余3码。 分析:只要在8421码上加常数3即可。 加上3--0011 输入8421码 输出余3码 输 入 输 出 备 注 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档