第二章 QuartusII基本使用方法.pptVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 QuartusII基本使用方法

* * 第2章 QuartusII基本使用方法 2.0 QuartusⅡ简介 2.1 正弦信号发生器设计 2.2 引脚锁定和编程下载 2.3 使用在系统嵌入式存储器数据编辑器 2.4 使用嵌入式逻辑分析仪进行实时测试 2.5 嵌入式锁相环a1tPLL宏功能模块调用 Altera公司的QuartusⅡ提供了完整的多平台设计环境,能满足各种特定设计的需要,是单芯片可编程系统(SOPC)设计的综合性环境和SOPC开发的基本设计工具,并为Altera DSP开发包进行系统模型设计提供了集成综合环境。 QuartusⅡ设计工具完全支持VHDL、Verilog的设计流程,其内部嵌有VHDL、Verilog逻辑综合器。QuartusⅡ也可以利用第三方的综合工具,如Leonardo Spectrum、Synphfy Pro、FPGA CompilerⅡ,并能直接调用这些工具。同样,QuartusⅡ具备仿真功能,同时也支持第三方的仿真工具,如ModelSim。此外,QuartusⅡ与MATLAB和DSP Builder结合,可以进行基于FPGA的DSP系统开发,是DSP硬件系统实现的关键EDA工具。 2.0 QuartusⅡ简介 QuartusⅡ包括模块化的编译器。编译器包括的功能模块有分析/综合器(AnalysisSynthesis)、适配器(Fitter)、装配器(Assembler)、时序分析器(Timing Analyzer)、设计辅助模块(Design Assistant)、EDA网表文件生成器(EDA Netlist Writer)、编辑数据接口(Compiler Database Interface)等。可以通过选择Start Compilation来运行所有的编译器模块,也可以通过选择Start单独运行各个模块。还可以通过选择Compiler Tool(Tools菜单),在Compiler Tool窗口中运行该模块来启动编译器模块。在Compiler Tool窗口中,可以打开该模块的设置文件或报告文件,或打开其他相关窗口。 QuartusⅡ还包含许多十分有用的LPM(Library of Parameterized Modules)模块,它们是复杂或高级系统构建的重要组成部分,在SOPC设计中将被大量使用,也可与QuartusⅡ普通设计文件一起使用。Altera提供的可参数化宏功能模块和LPM函数均基于Altera器件的结构做了优化设计。在许多实用情况中,必须使用宏功能模块才可以使用一些Altera特定器件的硬件功能。例如各类片上存储器、DSP模块、LVDS驱动器、PLL以及SERDES和DDIO电路模块等。这可以使用QuartusⅡ的MegaWizard Plug-In Manager来建立Altera宏功能模块、LPM函数和IP函数,用于QuartusⅡ综合工具中的设计。 2.1 正弦信号发生器设计 2.1.1 设计原理 正弦信号发生器的结构由4部分组成:数据计数器或地址发生器;正弦信号数据ROM(6位地址线,8位数据线),含有一个周期共64个8位数据;VHDL顶层设计;8位D/A。 顶层文件SINGT.VHD在FPGA中实现,包含2个部分:ROM的地址信号发生器由6位计数器担任,正弦数据ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB、ESB或M4K等。地址发生器的时钟CLK的输入频率f0与每周期的波形数据点数(在此选择64点),以及D/A输出的频率f的关系是:f = f0 /64 2.1.2 编辑设计文件 首先建立工作库目录,以便设计工程项目的存储。任何一项设计都是一项工程(Project),都必须首先为此工程建立一个放置与此工程相关的所有文件的文件夹。此文件夹将被EDA软件默认为工作库(WorkLibrary)。一般,不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。注意不要将文件夹设在计算机已有的安装目录中,更不要将工程文件直接放在安装目录中。 (1)新建一个文件夹。 注意:文件夹名不能用中文,也最好不要用数字。 (2)输入源程序。 (3)文件存盘。 2.1.3 创建工程 2.1.4 编译前设置 1、建立新工程管理窗。 2、将设计文件加入工程中。 3、选择仿真器和综合器类型。 4、选择目标芯片。 5、结束设置。 1、选择FPGA目标芯片。 2、选择配置器件的工作方式。 3、选择配置器件和编程方式。 4、选择输出配置。 5、选择目标器件闲置引脚的状态。 2.1.5 编译 2.1.6 定制ROM初始化数据文件。 1、建立.mif格式文件。 2、建立.he

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档