网站大量收购独家精品文档,联系QQ:2885784924

基于傅立叶级数的时钟线网精确仿真研究.pdf

基于傅立叶级数的时钟线网精确仿真研究.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2005’全国微波毫米波会议论文集 基于傅立叶级数的时钟线网精确仿真 李晓春毛军发 上海交通大学电予信息学院上海200030 摘要:本文提出了基于传输线模型和傅立叶级数的时钟线网精确仿真方法。该 方法基于时钟信号是周期信号,因此采用傅立叶级数慰时钟线网进行精确仿真。 时钟线网的所有互连线均采用传输线模型,通过迭代方法得到精确的时钟线网 传输函数,并采用任意有限谐波的傅立叶级数得到所需精度的时钟线网的时域 响应。本论文提出的方法对深亚微米工艺下高速时钟线网进行了大量仿真,仿 真结果同SPICE得到的精确结果进行比较,实验结果表明,采用五次谐波通常 可以满足高速芯片设计的要求,此外针对更高精度要求,可以采用更多的谐波 进行逼近。本方法可以适用于高速时钟线网的精确仿真、时延估算与高层次设 计和优化。 1.简介 随着大规模集成电路工艺尺寸的不断缩小和芯片速度的不断加快,互连线 的时延已经超过门电路时延,引起了芯片的信号完整性问题。因此必须采用精 确的互连线模型对互连线网进行时域仿真和时延估算。时钟线网是芯片的全局 互连线,它的时延占到了整个芯片互连线时延的50%以上,它决定着整个大规 模集成电路的时序。时钟线网采用树形结构,且规模庞大,采用现有的电路精 确仿真软件面临仿真时间过长的缺点,不能满足大规模集成电路设计的要求。 因此,如何对时钟线网进行快速且精确仿真是高速大规模集成电路设计的关键 问题之一。 现有的互连线模型有集中Elmorc模型【1】,RLC模型【2】,传输线模型 【3】。RC模型适用于低频和互连线电感参数较小情况。集中RLC模型在集中 RC模型基础上考虑了电感参数的影响,传输线模型是适合于高频的精确互连 线模型。目前大多数时钟线网快速仿真方法考虑阶跃信号下的时钟线网的仿真, 将复杂的树形互连线结构简化为链状结构【I】[21。为了能够更精确的仿真树 形结构互连线网,文献【3l给出了基于精确传输线模型和树形互连线结构的仿 真方法,该方法采用任意阶矩量匹配达到所要求的精度。针对时钟线网的输入 信号是周期信号,文献[41采用傅立叶级数进行仿真,然而时钟线网的树形结 构仍然被缩减为链状结构,不能够达到精度的要求。 本文提出了基于传输线模型和傅立叶级数的时钟线网的精确仿真方法。本 方法基于时钟信号是周期信号,因此采用傅立叶级数对时钟线网进行精确仿真。 时钟线网的所有互连线均采用传输线模型,不需要对时钟线网进行结构简化和 模型降阶,而是通过迭代方法得到精确的时钟线网传输函数,并采用任意有限 本论文由国家自然科学基助和华为科技基金资助。 2005‘全国微波毫米波会议论文集 谐波的傅立叶级数得到所需精度的时钟线网的时域响应。本论文提出的方法对 02Sum工艺的时钟线网进行了大量仿真,仿真结果同SPICE得到的精确结果进 行验证,采用三次谐波的误差小于10%,采用五次谐波的误差小于5%。实验 结果证明,采用五次谐波通常I_j_『以满足高速芯片设汁的要求,此外针对更高精 度要求,可以采用更多的谐波进行逼近。 2.傅立叶级数与时钟线网仿真 A.时钟线网输入信号的傅立叶级数 时钟信号是周期为L上升下降时间为f的梯形信号,如(1)所示 t--nTvdd nr≤f茎”r+f P舀 Hr+f≤f≤(H+j1)7 。1’(1) —(n—+——l—)_T+r-tl。。。+;,r。,。。。+;,,+, 。 (”+÷)r+r≤rs(一+1)r 时钟线网的输入信号的傅

您可能关注的文档

文档评论(0)

精品课件 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档