- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于CPLD 的32 路彩灯控制器设计
基于 CPLD 的32 路彩灯控制器设计
作者:陈华容 姚胜兴 转贴自:微计算机信息
摘 要: 设计了一种基于可编程逻辑器件 CPLD 芯片的 32 路彩灯控制器,该彩
灯控制器用 VHDL 硬件描述语言设计其核心部件,再配以适当的外围电路构成,
上电后,彩灯系统无需外加输入信号,能自动循环演示十六种花型,彩灯明暗变
换节拍为 0.25 秒和 0.5 秒,快慢两种节拍自动交替运行。该系统较以前的传统设
计具有硬件电路简单、体积小、功耗低、可靠性高、花型种类多等特点,特别是
可以在不修改硬件电路的基础上,仅通过更改软件就可实现任意修改花型的编程
控制方案。该彩灯控制器适合大型灯会、舞台灯光控制、广场灯光控制场所。
关键词:彩灯控制器;CPLD ;VHDL
彩灯作为一种景观,安装在建筑物的适当地方一是作为装饰增添节日气氛,
二是有一种广告宣传的作用,也可用在舞台上增强晚会灯光效果。实现彩灯控制
的方案很多,不同的控制方案,其设计方法和思路也不一样。本文介绍一种彩灯
控制器的设计方法。该系统基于可编程逻辑器件 CPLD (Complex Programmable
Logic Device )芯片,利用VHDL 硬件描述语言设计系统核心部件,再配以适当
的外围电路构成。输出为 32 路数字信号,控制 32 路彩灯输出,上电后,彩灯系
统无需外加输入信号,能自动循环演示十六种花型,彩灯明暗变换节拍为 0.25
秒和 0.5 秒,快慢两种节拍自动交替运行。该系统较以前的传统设计,选用硬件
电路简单、花型容量大,体积小,功耗低,可靠性高,特别是可以在使用一段时
间后,不修改硬件电路的基础上,仅通过更改软件就可实现修改花型的编程控制
方案。
1、 系统组成
该彩灯控制器系统组成框图如图 1 所示。系统工作原理:彩灯控制器是以高、低
电平控制灯的亮灭,按节拍改变送给各路的高、低电平,即l、0 编码,就可控
制彩灯按预定的规律亮灭,从而显示花型。彩灯控制器包括下列几部分。振荡器:
提供系统工作的主时钟。节拍产生器:产生系统要求的快、慢节拍脉冲 PH 、PL ,
并根据系统运行情况,提供相应节拍,使彩灯明暗变换以快、慢两种节拍自动交
替运行。地址码产生器:为编码发生器提供合适的地址码,以保证按节拍读出规
定的编码,复现预定的花型,并根据系统运行情况,送节拍产生器反馈信号,控
制节拍按快慢两种自动交替运行。编码发生器:根据花型要求按节拍输出 32 位
状态编码信号,以控制彩灯按规律亮灭。缓冲驱动器:为彩灯提供需要的工作电
压和电流,隔离负载对系统工作的影响。
2、系统各单元设计
2.1 振荡器
振荡器提供系统工作的主时钟。因彩灯控制器对定时要求不高,故选用简单
易行的 555 定时振荡器。系统彩灯明暗变换节拍为 0.25 秒和 0.5 秒,我们使振荡
器振荡频率为 f = 4Hz, 电路原理图如图2 所示。图中电阻 R1=8K ,Rw=4.7K,
R2=47K, 电容C1=3.3 uF,振荡频率输出端 OUT 送“节拍产生器” 的输入端。
2.2 节拍产生器
其作用产生系统要求的快、慢节拍脉冲,快节拍 PH=0.25 秒、慢节拍 PL= 0.5 秒。
快节拍频率直接由振荡器的频率传入,慢节拍频率将振荡器输出的频率进行二分
频得到。节拍选择信号 Pc 由地址码产生器产生,若第一轮花型循环输出为慢节
拍,Pc 为低电平,则第二轮花型循环,Pc 为高电平,第三轮花型循环,Pc 又为
低电平,如此反复。节拍产生器输出节拍脉冲 PP 由PL 和 PH 合成,
。输出节拍频率PP 送地址码产生器。
该模块 VHDL 程序如下(略去声明部分):
ENTITY jpxz IS --节拍产生器
PORT ( clk: IN STD_LOGIC; --传入振荡器频率
Pc : IN STD_LOGIC; --节拍选择信号
PP : out STD_LOGIC);--输出节拍频率
end;
ARCHITECTURE jiep OF jpxz IS
signal PPL: STD_LOGIC;
signal PH: STD_LOGIC;--快节拍信号
signal PL: STD_LOGIC;--慢节拍信号
begin
fenp: process(clk) -- 将 clk 时钟二分频,得到节拍为 0.5
您可能关注的文档
最近下载
- 2025年湖北省监督数据分析应用中心专项公开招聘22名工作人员笔试备考试题及答案解析.docx VIP
- 兽医毒理学完整版本.doc VIP
- 2025湖北省监督数据分析应用中心专项招聘22人考试备考试题及答案解析.docx VIP
- 2025湖北省监督数据分析应用中心专项招聘22人考试练习试题及答案解析.docx VIP
- 2025湖北省监督数据分析应用中心专项招聘22人笔试备考题库及答案解析.docx VIP
- 2025湖北省监督数据分析应用中心专项招聘22人笔试备考试题及答案解析.docx VIP
- 2025湖北省监督数据分析应用中心专项招聘22人笔试模拟试题及答案解析.docx VIP
- GB 55032-2022 建筑与市政工程施工质量控制通用规范.docx VIP
- 2025湖北省监督数据分析应用中心专项招聘22人笔试模拟试题及答案解析.docx VIP
- 基孔肯雅热防控科普讲座PPT课件.pptx
文档评论(0)