- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章 数模混合模拟和最坏情况逻辑模拟
第八章 数/模混合模拟和最坏情况逻辑模拟 一、数/模混合模拟 1、数/模接口等效电路 1)接口型节点的连接方式 在接口型节点处自动插入两类接口型等效子电路,即 AtoD或DtoA。 * * 2)接口型等效子电路模型 每一个AtoD和DtoA均分为4个级别,分别记为AtoD1,… AtoD4和DtoA1,… DtoA4。这4个级别模型的主要区别是: i)AtoD1模型能根据模拟电压的大小,产生0、1以及R、F和X几种不同的逻辑状态输出;AtoD2则是比较简单的模型,不产生R、F、X逻辑状态输出。目前AtoD3和AtoD4分别与AtoD1和AtoD2相同。 ii)除HC/HCL系列逻辑器件,4个级别的DtoA模型均相同。对HC/HCL系列,DtoA1和DtoA2相同,都是简单模型,针对5V电源和25℃温度条件,产生模拟信号输出; DtoA3和DtoA4相同,是精细模型,适合2~6V电源,工作温度也不要求为25℃ 。 3)新增数字型节点 数/模混合模拟时,在接口型节点处自动插入AtoD或DtoA接口子电路。每插入一个接口子电路就会新增一个节点,相应的节点编号名称按下述规则确定。 (i)接口子电路的模拟端将保持原来电路中接口型节点的编号名称。 (ii)在原有节点编号名称后面加$AtoD或$DtoA,作为接口型子电路数字端新增数字型节点的编号名称。 (iii)如果与接口型节点相连的不止一个数字逻辑单元,则对应于第一个逻辑单元的新增数字型节点编号名称仍按上述(ii)的规定。从第二个逻辑单元开始,在$AtoD或$DtoA后面再依次加序号2,3,…。 4)接口子电路模型级别的选定 (i)整个电路范围内接口子电路模型级别的选定: 在逻辑模拟任选项参数设置框中,“Default I/O level for A/D”参数的设置决定了整个数模混合电路所有AtoD和DtoA接口子电路采用的模型级别。将该参数设置为1、2、3或4,表示采用相应级别的接口子电路模型,内定设置为1。 (ii)单个逻辑器件接口子电路模型级别的选定: 修改逻辑单元属性,在逻辑单元的参数设置框中有一项参数名为IO_LEVEL。内定默认值为0,表示按上述(i)的设置选用接口子电路模型。若将IO_LEVEL设置为1、2、3或4,则该逻辑单元将按这一设置采用相应级别的接口子电路模型。 5)接口等效子电路电源电压 为了保证接口等效子电路的正常工作,在系统自动插入的接口子电路中同时提供有电源电压。不同系列数字单元中接口等效子电路中采用的电源符号名称、节点编号名称及相应电压值下表所示。如果数/模混合电路中采用的电源电压与表中的不同,则需要修改电源电压参数设置。 $G_ECL_10K_VCC2(0V) $G_ECL_100K_VCC1(0V) $G_ECL_100K_VEE(-4.5V) ECL_100K_PWR ECL100K $G_ECL_10K_VCC2(0V) $G_ECL_10K_VCC1(0V) $G_ECL_10K_VEE(-5.2V) ECL_10K_PWR ECL10K $G_CD4000_VSS(0V) $G_CD4000_VDD(5V) CD4000_PWR CD4000 $G_DGND(0V) $G_DPWR(5.0) DIGIFPWR TTL 电源/地节点号名称及电压值 接口子电路电源符号名 逻辑单元系列 不同类型接口子电路中的电源电压 2、数模混合模拟过程及波形显示 实例: 振荡器电路 二、最坏情况逻辑模拟 1.逻辑电平变化的模糊时间范围(Ambiguity Region) (1)延迟时间参数: 描述不同逻辑单元的时间特性参数各不相同。但是在逻辑单元特性库中对每个逻辑器件的每个延迟时间,都用最小值(MN)和最大值(MX)给出每一个延迟时间参数的范围,同时也给出典型值(TY)。 例如,某一种简单缓存器的上升延迟最小值、典型值和最大值分别为: TPLHMN=15ns,TPLHTY=25ns,TPLHMX=40ns 其下降延迟的3个值分别为: TPHLMN=12ns,TPHLTY=20ns,TPHLMX=35ns 可见其上升延迟时间的范围为25ns,下降延迟时间的范围为23ns。 (2)
文档评论(0)