[理学]微机原理复习指南.pptVIP

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[理学]微机原理复习指南

考试题型 选择题 30分 填空题 20分 问答题 20分 编程题 30分 第1章 基础知识 计算机中的数制 BCD码 与二进制等值的压缩型BCD码。 第2章 微型计算机概论 计算机硬件体系的基本结构 计算机工作原理 微型计算机系统 微型计算机总线系统 8086CPU结构 存储器的物理地址和逻辑地址 8086为16位CPU,说明( ) A. 8086 CPU内有16条数据线 B. 8086 CPU内有16个寄存器 C. 8086 CPU内有16条地址线 D. 8086 CPU内有16条控制线 指令指针寄存器IP的作用是( ) A. 保存将要执行的下一条指令所在的位置 B. 保存CPU要访问的内存单元地址 C. 保存运算器运算结果内容 D. 保存正在执行的一条指令 8086 CPU中,由逻辑地址形成存储器物理地址的方法是( ) A. 段基址+偏移地址 B. 段基址左移4位+偏移地址 C. 段基址*16H+偏移地址 D. 段基址*10+偏移地址 8086系统中,若某存储器单元的物理地址为2ABCDH,且该存储单元所在的段基址为2A12H,则该存储单元的偏移地址应为( )。 第3章 8086指令系统与寻址方式 下列语句中语法有错误的语句是( ) A. IN AL, DX B. OUT AX, DX C. IN AX, DX D. OUT DX, AL 执行PUSH AX指令时将自动完成( ) A. SP←SP-1,SS:[SP]←AL SP←SP-1,SS:[SP]←AH B. SP←SP-1,SS:[SP]←AH SP←SP-1,SS:[SP]←AL C.SP←SP+1,SS:[SP]←AL SP←SP+1,SS:[SP]←AH D.SP←SP+1,SS:[SP]←AH SP←SP+1,SS:[SP]←AL 操作数在I/O端口时,当端口地址( )时必须先把端口地址放在DX中,进行间接寻址。 第4章 汇编语言程序设计 程序的编辑、汇编及连接过程 汇编语言的程序一般要经过编辑、 汇编(MASM或ASM)、 连接(LINK)和调试(DEBUG)这些步 骤。 第5章 8086的总线操作与时序 8086/8088工作模式 8086/8088典型时序 两种组态模式 两种组态利用MN/MX*引脚区别 MN/MX*接高电平为最小组态模式 MN/MX*接低电平为最大组态模式 两种组态下的内部操作并没有区别 典型时序 总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据交换的过程 指令周期是指一条指令经取指、译码、读写操作数到执行完成的过程 8088的基本总线周期需要4个时钟周期 4个时钟周期编号为T1、T2、T3和T4 总线周期中的时钟周期也被称作“T状态” 时钟周期的时间长度就是时钟频率的倒数 当需要延长总线周期时需要插入等待状态Tw 存储器写总线周期 I/O写总线周期 存储器读总线周期 I/O读总线周期 第6章 存储器系统 随机存储器 只读存储器 主存储器设计 256KB的SRAM有8条数据线,有( )条地址线 A. 8 B. 18 C. 10 D. 24 例题 所以27128地址范围: 0010 0000 0000 0000 0000 —— 0010 0011 1111 1111 1111 即20000H—23FFFH 例题 0011 0000 0000 0000 0000 — 0011 0001 1111 1111 1111 即30000H—31FFFH 例题 2#6264地址范围: 0011 0010 0000 0000 0000 —0011 0011 1111 1111 1111 即32000H—33FFFH 第7章 基本输入输出接口 I/O接口电路的典型结构 CPU与外设之间的数据传输方式 无条件传送方式、查询传送方式、 中断工作过程、DMA工作过程 DMA控制器8237A 简述CPU与外设之间的数据传输方式有哪几种? 中断的基本概念 8088 CPU的中断系统 8259A的中断工作过程和工作方式 8086的中断向量表( ) A. 用于存放中断类型码 B.

您可能关注的文档

文档评论(0)

hhuiws1482 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档