微机原理及接口技术-第二章-8086系统结构.pptVIP

微机原理及接口技术-第二章-8086系统结构.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;第二章 8086系统结构;2.1 8086CPU结构;一、 8086CPU的内部结构;组成:16位段寄存器,指令指针,20位地址加法器,总线控制逻辑,6字节指令队列。;2.指令执行部件EU(Exection Unit) ;3. 8086CPU结构的特点: 减少了CPU为取指令而等待的时间,提高了CPU的运行速度。;二、 8088/8086的寄存器结构;* 4个16位的 数据寄存器 (AX,BX,CX,DX)寄存器既可存放数据,也可存放地址。;2. 指针及变址寄存器(SP,BP,SI,DI);;CF(进位标志): 当运算结果的最高位(D7/D15)出现进位(借位)时,CF=1; PF(奇偶校验标志):当运算结果中“1”的个数为偶数时,PF=1; AF(辅助进位标志):当结果的D3向D4(低位字节)出现进位(借位)时,AF=1; ZF (零标志): 当运算结果为零时,ZF=1; SF (符号标志): 当运算结果的最高位D7/D15为1时,SF=1; OF (溢出标志):当运算结果超过机器所能表示的范围时,OF=1;;DF(方向标志):在字符串操作时,决定操作数地址调整的方向,DF=1,为递减; IF (中断允许标志): IF=1,允许CPU响应外部的可屏蔽中断; TF (陷阱标志):当TF=1,CPU每执行一条指令便自动产生一个内部中断, 在中断服务程序中可检查指令执行情况。;4. 段寄存器;*DS(数据段寄存器)指向当前的数据段,该段中存放程 序的操作数; *ES (附加段寄存器)指向当前的附加段,主要用于字符 串数据的存放,也可以用于一般数据 的存放。;第二章 8086系统结构;2.2 8088/8086的引脚及功能;一、8086最小模式下的引脚定义;一、8086最小模式下的引脚定义 (续); ; ;2 最小模式下的有关控制信号;最大模式下的有关控制信号;二、8086最大模式下的引脚定义(续) ;三、8088/8086的区别 ;S4、S3的组合所代表的正在使用的寄存器 ;8088总线操作;S2# ,S1# ,S0#;;第二章 8086系统结构;2.3 8086存储器组织;一、存储器地址的分段 (续);00000H;逻辑地址:允许在程序中编排的地址;;例如:8086复位后物理地址的形成: 物理地址=段基址*16+段内偏移地址 PC启动地址=CS*16+IP =FFFF0H+0000H = FFFF0H;3. 逻辑地址的来源;;1. 问题的提出: ;硬件条件:;8086; ; 堆栈是利用RAM区中某一指定区域(由用户规定),用来暂存数据或地址的存储区。 堆栈段是由段定义语句在内存中定义的一个段,段基址由SS指定。; 堆栈区的栈底是固定的最高地址,其栈顶根据堆栈数据的压入或取出的变化不断改变。栈顶是堆栈区的最低地址,用堆栈指针SP指示。; 00FAH 00FBH 00FCH 00FDH 00FEH 00FFH 0100H;第二章 8086系统结构;2.4 8086的系统配置 ; 特点:系统中存储器芯片,I/O芯片不多; 地址总线由AD0~AD15,A16/ S3 ~A19/ S6通过8282锁存器构成; 数据总线直接由AD0~AD15构成(也可加总线驱动8286); 控制总线由CPU的控制线提供,构成一小型、单处理机系统。; 8284;一、 最小模式系统 (续) ; 系统控制信号由总线控制器8288提供, 用于多处理机和协处理机结构中。;8086最大组态系统配置图;二、 最大模式 (续);状态线S2、S1、S0的编码; 共用信号线;三、8088的引脚与8086的不同;第二章 8086系统结构;2.5 8086CPU时序; 时钟周期、总线周期和指令周期 ; 一个总线周期一般由四个T组成。 T1:输出地址;T2、T3:传送数据。若存储器或外设速度慢,可插入等待周期Tw。 ;二. 几种基本时序;2、T1上升沿 ALE=0锁存地址信号A19~A0,;具有等待状态的存储器读时序;2. 存储器写周期;存储器写时序说明;复位时序;本章作业; 下课了。。。;返回

文档评论(0)

mwk365 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档