- 1、本文档共59页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]东南电子系VLSI课件4_r
VLSI设计基础 第4章 晶体管规则阵列设计技术 (2010-2010) 本章概要: 晶体管阵列及其逻辑设计应用 MOS晶体管开关逻辑 PLA及其拓展结构 门阵列 晶体管规则阵列设计技术应用示例 4.1 晶体管阵列及其逻辑设计应用 晶体管规则阵列设计技术: 采用规则结构的VLSI的设计技术 为保证设计的正确性并且降低设计难度, 提高设计效率, 避免由于在版图设计过程中采用复杂结构而引入不可靠因素, 结构中的基本单元就是MOS晶体管或CMOS晶体管对。 4.1 晶体管阵列及其逻辑设计应用 门海阵列 门海阵列(Sea-of-Gate,简称为SOG)是为了克服门阵列芯片面积利用率低的缺点而提出的一种阵列结构。为了充分利用芯片的面积,将门阵列中的布 线通道去掉, 用基本单元占 据整个阵列分 布区。 晶体管规则阵列: 以单MOS管作为处理的基本单元 以“与”、“或”结构作为基本逻辑 传输晶体管逻辑—引入单管逻辑,控制流决定数据操作逻辑变化 单管编程到门级编程 编程基本方法 当用“或非-或非”结构PLA实现逻辑时必须输入取反、输出取反。 A、B的“或非”函数枚举: A+B、A+B、A+B、A+B A、B的“与”函数枚举: A B、A B、A B、A B(=A+B) 4.3 PLA及其拓展结构 “或非-或非”阵列结构 .3 解:这个逻辑函数就是例2描述的逻辑,我们在例2中采用的是ROM+MUX的结构,现在采用PLA进行设计。首先需将函数化为标准的与-或表达式: .3 例3:用或非-或非结构的PLA实现下面的逻辑 .3 例3:用或非-或非结构的PLA实现下面的逻辑 .3 例3:用或非-或非结构的PLA实现下面的逻辑 .3 例3:用或非-或非结构的PLA实现下面的逻辑 MGA是在PLA基础上变化而成的多级门结构,虽然它被称为门阵列,实际上它是多级PLA的组合,一个最明显的标志是它对输入、输出位置的限制。 因为在每块PLA中,“与平面”只能外部输入,内部输出,“或平面”只能内部输入,外部输出。 .3 4.3 PLA及其拓展结构 多级门阵列(MGA) .3 4.3 PLA及其拓展结构 多级门阵列(MGA) .3 4.3 PLA及其拓展结构 多级门阵列(MGA) .3 4.3 PLA及其拓展结构 多级门阵列(MGA) 4.4 门阵列 阵列逻辑是结构化逻辑设计中广泛采用的电路形式,目前广泛采用的有门阵列和门海阵列等。 门阵列是一种规则化的版图结构。门阵列版图采用行式结构,在单元行内规则的排列着以标准门定义的门单元。 严格地讲,门阵列不是一个实现逻辑的电路结构,它是一种版图形式。 .4 .4 4.4 门阵列 4.4 门阵列 .4 门阵列是在一个芯片上把门电路排成阵列形式 IO焊盘 块单元 行单元 布线区 门 阵 列 .4 4.4 门阵列 门阵列单元 门阵列单元的构成是两对或三对共栅或不共栅的P型晶体管和N型晶体管,称为基本单元。 共栅四管单元电路及其版图 .4 4.4 门阵列 门阵列单元 S1 S2 S2 S3 S4 S5 S7 S6 .4 1 2 3 4 5 6 1 6 2 5 2 5 4 3 .4 4.4 门阵列 门阵列单元 .4 4.4 门阵列 门阵列单元 电源、地线必须用铝引线,为了使电源和地线通达各个单元,它们应设计成叉指形。电源、地线在各单元行的位置、宽度必须一致。对于外部的输入、输出单元的电源和地线的设计采用“回” 字型结构,以保证电源和地线能够通达到每一个单元。 采用垂直布线法,即水平方向用铝线作为各单元间的互连线。垂直方向用多晶硅条或扩散条作为穿越单元行的通信以及铝引线交叉的通道。由于铝线与多晶硅条或扩散条可以互相跨越,因此它们可以共用同一个布线通道。 采用“行式结构”,即单元行和布线通道间隔排列,这种间隔便于CAD软件实现自动布局布线。 用掩模板编程的I/O PAD单元或独立的I/O单元位于芯片四周。 .4 4.4 门阵列 整体结构设计准则 .4 4.4 门阵列 整体结构设计准则 .4 4.4 门阵列 整体结构设计准则 特点: 1.布线通道是门阵列芯片的重要组成部分。 2.门阵列设计的芯片面积利用率比较低。 IO焊盘 无专门 布线通 道的有 源区 Sea-of-gates Random Logic Memory Subsystem .4 4.5 晶体管规则阵列设计技术应用 1. EPLD中的宏单元 EPLD(Erasable Programable Logic Devices)是目前应用
您可能关注的文档
- [工学]vc++60第七章.ppt
- [工学]Verilog HDL homework.ppt
- [工学]VFP全套教程2.ppt
- [工学]vb第14章.ppt
- [工学]VerilogHDL编程语言.ppt
- [工学]Verilog的基本概念a.pdf
- [工学]VFP完整版.ppt
- [工学]VHDL学习资料.ppt
- [工学]VHDL编程.ppt
- [工学]Visual FoxPro数据库及其操作下.ppt
- 鲁科版四上 Unit 2-Lesson2 She likes dancing课件PPT.pptx
- 鲁科版四上 Unit 1-Lesson3We sing here课件PPT.pptx
- 鲁科版四上 Unit 1-Lesson4 Again please课件PPT.pptx
- 鲁科版四上 Unit 3-Lesson2 I can dance on Friday课件PPT.pptx
- 鲁科版四上 Unit 2-Lesson3 What's your hobby课件PPT.pptx
- 鲁科版四上 Unit 1-Lesson1 We have Chinese课件PPT.pptx
- 鲁科版四上 Unit 2-Lesson4 Again please课件PPT.pptx
- 鲁科版四上 Unit 3-Lesson1 What day is today课件PPT.pptx
- 鲁科版四上 Unit 3-Lesson4 Again, please课件PPT.pptx
- 鲁科版四上 Unit 1-Lesson2What's your favourite subject课件.pptx
最近下载
- 误差理论与数据处理第六版答案.docx VIP
- 优秀小学生成长档案手册成长简历模板(A4打印版本) .pdf VIP
- 构美-空间形态设计智慧树知到期末考试答案2024年.docx
- 重大危险源(储罐区、库区和生产场所)安全监控通用技术规范(征求意见稿).doc
- 三科2009-2016期末试卷1213审计学期末考试卷.pdf VIP
- 老有“所”舞——广州市逸景翠园居住区广场舞空间现状调研报告(终).pdf VIP
- 超声清洗_教程.ppt VIP
- 五年级上册人音版音乐:第4课《外婆的澎湖湾》示范课PPT.pptx
- 3三甲医院评审追踪检查流程-药事管理.pdf VIP
- 劳动教育课程-电子教案.docx VIP
文档评论(0)