[工学]数字电路基础第4章ppt.ppt

  1. 1、本文档共87页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]数字电路基础第4章ppt

(4-*) (4-*) 三. 用加法器设计组合逻辑电路 例4.3.7 设计一个代码转换电路,将BCD代码的8421码转成余3码。 解:以8421码为输入,余3码为输出,即可列出代码转换 电路的逻辑真值表。 可得: 根据上式,用一片4位加法器74LS283便可接成要求的代码转换电路。 (4-*) 思考:已知X是3位二进制数(其值小于等于5),试实现Y=3X 并用7段数码管进行显示 ? Y=3X ? D2 D1 D0 (4-*) 4.3.5 数值比较器 1. 一位数值比较器 (4-*) 2. 多位数值比较器 原理:从高位比起,只有高位相等,才比较下一位。 例如: (4-*) 2. 多位数值比较器 图4.3.32 4位数值比较器CC14585的逻辑图 (4-*) (4-*) 例4-4 试用两片CC14585组成八位数值比较器的电路连接图。 解:见下图: (4-*) §4.4 组合逻辑电路中的竞争–冒险现象 4.4.1 竞争冒险现象及其成因 图4.4.1 由于竞争而产生的尖峰脉冲 门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争。 由于竞争而在电路输出端可能产生尖峰脉冲的现象叫做竞争–冒险。 (4-*) 4.4.2 检查竞争–冒险现象的方法 或 A和 是输入变量A经过不同的传输途径而来的, 则可判定存在竞争–冒险。 图4.4.3 同一输入变量经不同途径到达输出门的情况(m、n 均为正整数) (4-*) 例 试判断下图两个电路的输出是否有竞争–冒险现 象。已知任何瞬间输入变量只可能有一个改变状态。 解: 1. 图4.4.4(a) (当 B=C=1 时) 存在竞争–冒险 2. 图4.4.4(b) (当A=C=0条件下) 存在竞争–冒险 图4.4.4 (4-*) 讨论:(1)这种办法简单,但局限性大。 (2)利用计算机辅助分析。 (3)用实验检查电路的输出端是否有因竞争–冒 险而产生的尖峰脉冲。 4.4.3 消除竞争–冒险现象的方法 一. 接入滤波电容 只要 有几百皮法的数量,就足以把尖峰脉冲的 幅度削弱至门电路的阈值电压以下. 二. 引入选通脉冲 1. 选通脉冲 的作用时间取在电路到达新的稳定状态之后 2. 正常的输出信号也将变成脉冲信号. 尖峰脉冲很窄:几十纳秒以内 (4-*) 图4.4.5 消除竞争-冒险现象的几种方法 电路接法 电压波形 (4-*) 三. 修改逻辑设计 图4.4.4(a): 变为: 无论A如何改变,当B=C=1时,Y始终1。 图4.4.6 用增加冗余项消除竞争-冒险 (4-*) 增加冗余项方法: (1) 适用范围有限. (2) AB从10变为01,电路仍存在竞争–冒险. 接入滤波电容的方法使输出边沿变坏. 讨论 封锁脉冲或选通脉冲对宽度和作用时间有严格要求. 修改逻辑设计的方法倘能运用得当,有时可以收到令人满意的效果。 (4-*) 本章说明: 本章重点讲解中规模集成电路, 如编码器、译码器、 加法器、数据比较器等,关键是掌握这些电路的外 引线方法、扩展方法、应用技巧。 本章重点放在组合逻辑电路的分析方法和设计方法上。 内部电路结构不用太多精力。 (4-*) 4.3.6 组合逻辑电路的实例 这一节里只介绍用数据选择器,译码器和全加器产生组合逻辑函数的方法。 例: 试用四选一数据选择器实现例4.2.2中的逻辑函数。 解:逻辑函数为:(例3-5) 四选一数据选择器的输出函数式在S=1时可写成: 首先需把待生成的函数变换成与上式完全对应的形式: (4-*) 用具有n位地址输入的数据选择器,可以产生任何一 种输入变量不大于n+1的组合逻辑函数。 推论 (4-*) 例4-8 用八选一数据选择器产生三变量逻辑函数: 解:八选一数据选择器的函数: 又 (4-*) 例4-9 试用3线-8线译码器产生一组多输出逻辑函数: 解:3线-8线译码器,在 时,各输出端 的函数式为: 将 化为最小项之和的形式,再令 既得到所求的逻辑电路。 (4-*) 推论 用n变量译码器加上或门或者与非门能够获得任何形 式的输入变量数不大于n的组

文档评论(0)

qiwqpu54 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档