嵌入式原理1.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式原理1

郑州大学工学院和乐图文(南三食堂旁)QQ :459782113 更多资料、店内咨询 第一次作业 1.试画出 8051 单片机原理结构图 2.试详细列举嵌入式处理器选择时考虑的因素。 1 处理器性能 2 处理器功能与接口 3 处理器的扩展能力 4 处理器对内部存储器的支持, 5 处理器对网络的支持, 6 处理器的功耗和电源管理, 7 处理器的环境适应性, 8 操作系统的支持, 9 软件资源是否丰富, 10 软件开发工具, 11 处理器支持的调试接口, 12 处理器的封装形式, 13 处理器的评估板/开发板, 14 处理器的成本及系统综合成本 15 应用的普遍性、 16 稳定性和可靠性, 17 产品供货周期和生命期。 3.为何 16 位 ISA 总线数据传输峰值速度为 8MB\s ?(计算) ISA 总线时钟信号 BCIK 时钟频率为 8MHz,即每个周期 125ns。完成一个 0 等待周期 ISA 总线 操作需要两个 BCIK 周期,即 250ns,因此 16 位 ISA 总线数据传输的峰值为 8MB/s。 4. 由P76,图 3-12 ,叙述 PCI 设备写操作流程。 答:PCI 总线写操作过程,FRAME#在时钟周期 2 被 置为有效,表示一次写操作的开始,在地址相位, AD[31:0]上传输的是地址,c/BE[3:0]#上传输一个有效 总线写命令。在时钟周期 6,FRAM#被置为无效,表 示最后一个数据相位,整个写操作过程结束。 5.热插拔过程中主控板在功能模块插入\拔出的过程中都做了哪些工作? 答:功能模块被插入 Compact PCI 插槽后,给出有效地 ENUM#信号,主控板接收到 此信号,先扫描总线确认哪些是新加入的功能模块,然后读取模块配置信息,并根 据配置信息完成系统配置,接着加载模块的设备驱动程序,之后模块可以开始工作。 功能模块被拔出时,给出有效地ENUM#信号,主控板接收此信号,扫描总线确认 那个模块将被拔出,并卸载该模块的设备驱动程序及相关资源配置,之后可以拔出 该模块。 6.I2C 总线传输过程中,如何区别数据位与起始\终止符号?发送器完成一个字节信 1/7 郑州大学工学院和乐图文(南三食堂旁)QQ :459782113 更多资料、店内咨询 息的发送后,接收器给出相应的低电平响应位,这一过程是如何实现的?试以流程 图的形式给出I2C 总线一次完整的读\写复合数据传输过程。 答:SDA 由高电平变为低电平,表示一个总线操作的起始条件;SDA 由低电平变为高电平,表 示一个总线操作的终止条件。 当发送器完成一个字节信息的发送后,释放对 SDA 的驱动,这时如果没有其他设备驱动 SDA, 则 SDA 为高电平,接收器在接收完一个字节的信息后,通过把 SDA 拉到低电平向发送器给出响 应位。 7.若让 S-35390A (RTC )的INTI 中断在周二的下午五点产生闹钟信号,INTI 中断 寄存器应设置什么值?(24 小时计时方式)见课本 105 页 8.为何 SDRAM 存储器会有多个 BANK?SDRAM 访问过程中,tRCD 与 CAS 延迟含 义各是什么? 答:SDRAM 容量很大,单个芯片可达到数兆字节至数十兆字节,如果沿用过去的单一存储矩阵结 构,会增加存储器的内部数据线长度,导致内部寄生电容和寄生电阻变大,严重影响存储器的存 储速度,所以现在的 SDRAM 内部分成多个相互独立,名为 BANK 的存储体。 tRCD 是 RAS至 CAS 的延迟,即行有效命令和列有效与读写命令先后发出的时间间隔。 CAS 即列有效与读

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档