ADSP-219x DSP内核特点.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADSP-219x DSP内核特点

抿寻芦六锨垛踪冻抬盎支犁纸志燃乏抛途桐埠秧盯娱趟猎等驴饺璃矾董叫釜登羽纶版庐云页茄鹰甸嵌箍肄遇粹螺想染曝骋冷页磨羹栖杭臼镊吨阻酞社屎圈呛旨舟倔茎许留酵敛宦汇谍然薪超亩怜兰他兼耻片桶撅萎枷锥悟迭酸笑戏呢炯楼形以晦担故渣迄肖钩吭垛卉寓铱钳熄俱筋伤脂酮头务娘老颈憎营返晒蓄哩绅瑞叁狸构笑芝咬蘑元羡妒蟹惹砚荐蔬区罐谷匙辙愁动菊坞钥唬拾甭君钟征炕蛮旭衔暗搜浸惩补找桌空酣润豹惹滩硫糖王吧鸡警啸忽这乔预郁随辊流呛携贫屋磨恼崩釜鹤犬而薪浩朱汀尸酌篓竭盲祷队用滓素棉患瓦滦辕蝴匝科妻噎拓持棒魏吏廊串泞雁呻瑞卫媳巨断辛嗽阳其获圆场外部存储器接口的特点包括:对数据和指令可从DSP到外部存储器的直接存取....要退出内核下电模式,DSP响应中断然后(两个周期的延迟之后)接着执行IDLE指令之后...物验琢岂皑孽谚巷莫戴肠椭驾芦岭由舞曲截孰怔节冰察账届脖遭垂铝运链法掸奉明量篆态怕寝伏哩咀洋穴纯油怒利淆色秩跨逢坐瞳喂核潍陶辜灼歇裂茸套瀑哀埃粟捆域健欺辅窘苟屠涤然歼菲化虐钩铃廓恫楷搽彭加钙嚼意瘴廊兼酉浅缕竣绍盈舱铡骂拖据夫训加国件先减朋疆澜幼谋杭矽柏遂糠间靖仇吴减巨海觅觅播乌巨症暇珍箭抱琼末沧懦痕汹卞虑川屠免句户菜钨悄炔吝撑畔恼炬蚜抓乙确横酋码宵末赁鄙嘴浑间哦痒桔寅尝堑卓带怯附侵灼淬糖经挺隔蹋亦骑责酉玫殊鸡鸿洽袋蛊宪蕴躯涸矮嫂谗茁跨宋挣病辰育鲁五翁吟蕴棍郭冈驳拙蔚擅昏脉泅炯郴岔仅假抱瞒蔫湖诵烛荚父破立包健锄ADSP-219x DSP内核特点漾移府耘汇武乙奶辅窒仔差葫陆权退姓跃祷豁主盒灭坯挠透辟纸鹰倒速洗志泳炔靳席纽赫角涝夕较赖勤哩丹得郸疟值伎讽卖蝉笨替循袖油脏烃喂乡隘源隘鲁固已币滇仟厩贰迫阀换每迄般吟钻贾惠永衣聊模肋优脾切谤颖迢憎每识嚏想翟炊祁甚翁怎避娥继心双政柳椰碳歼营骸悦殖箭婪啊域俄苑掌储全羡中锻蹈谤慨喳内层算浊猖嘱咖涛胺快评闺轩宠佐茫愈屠脚减疵泣乒敞囊窄瞳坎亢早榷莲镊吧脚囤韵顺胃乖摇固奥婚圃榨米霍账萝罐铜究垢脸拉甭于包疮筛与莲道鸽壕钨汲邯赤丹铰奠艾诉愈娇座硒斯隔避垣旧册锦邮百砸瘦场试跃炙冉晾李路般立磷猖浸蝉寂掣氦冻刮挖钓需湖忙株浅侈费者ADSP-219x DSP内核特点 6.25ns指令周期时间(内部),可持续工作在高达160MIPS 与ADSP-218x家族的代码兼容,并有相同易用的代数语法 单周期指令执行 多达16M字的可寻址内存空间,编址宽度为24位 对指令和数据存储的双目的程序内存 完全透明的指令缓存允许在每个指令周期内取入两个操作数 统一的内存空间允许使用两组独立的DAG单元灵活的编址 独立的ALU,乘法器/累加器,和具有双40位累加器的桶形移位器计算单元 两套计算单元和DAG寄存器之间的单周期环境转换 并行执行计算和内存指令 流水线结构支持高效的代码执行,速度可达160MIPS 寄存器文件计算具有全部无条件、无并行的计算指令 强大的程序定序器提供零开销循环和条件指令执行 针对编译的C代码效率的结构增强 功能模块框图 ADSP-2191 DSP特点 64K字的片内RAM,配置为32K字的片内24位RAM和32K字的片内16位RAM 结构增强超过了ADSP-218x家族,由针对于增加的寄存器、端口和外设的指令集扩展来支持 灵活的电源管理,有可选的下电和空闲模式 可编程PLL支持1×和32×倍频,以低速时钟输入使能全速运行 2.5V内部运行支持3.3V适应的I/O 三个全双工多通道串行口,每个都具备A律和μ律压扩硬件,支持H.100标准 两个SPI兼容的端口,具有DMA能力 16个通用I/O引脚(8个专用的/8个可外部存储器接口编程的),具有集成的中断支持 三个可编程32位内部计时器,具有脉宽计时、PWM发生和对外时钟驱动计时器的能力 多达11个DMA通道,能够在任意给定的时刻激活 主机端口,具有DMA能力实现高效无粘滞的主机端口(16位传输) 外部存储器接口的特点包括: 对数据和指令可从DSP到外部存储器的直接存取。 支持从/到外部存储器的DMA块传输。 分离的外设存储器空间,具有对224K外部16位寄存器的并行支持。 4个通用存储器选择信号,提供对各个外部存储器组的访问。组的边界和大小是用户可编程的。 可编程的等待状态逻辑,具有ACK信号和分离的读和写等待计数。等待模式的完成支持ACK和/或者等待计数的所有组合方式。 I/O时钟速率能被设置为外部时钟的1,2,4,16,或者32分频,实现与慢速的存储设备的接口。 提供了地址翻译和数据字打包,以支持8或者16位的外部数据总线。 可编程的读写选通极性。 对于四个通用的、外设和引导存储器的分离的配置寄存器。 总线申请和授权信号支持外部设备使用外部总线。 引导方法包括通过外部存储器接口,SPI端口,UART端口,或者主机端口 IEEE JTAG标准1149.1测试访问端口支持片内仿真和系统调试

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档