基于VHDL的交通信号灯设计完整程序课程设计.doc

基于VHDL的交通信号灯设计完整程序课程设计.doc

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
目 录 设计目的和意义···························2 设计要求·································2 设计思路·································2 设计过程·································3 硬件调试·································8 总结与体会·······························8 参考文献·································9 附录及代码·······························9 一 设计目的和意义 通过应用VHDL语言在QuartusⅡ软件平台上设计交通信号灯控制器,并借助硬件来测试仿真效果。通过课程设计,熟悉硬件编程语言的应用,特别是有限状态机的灵活使用,为以后进一步的学习实践打下良好的基础。 二 设计要求 设计一个交通信号灯控制器,由一条主干道和一条支干道汇合成十字路 口,在每个入口处设置红、绿、黄三色信号灯,红灯亮禁止通行,绿灯亮允许通行,黄灯亮则给行驶中的车辆有时间停在禁行线外。 用红、绿、黄发光二极管作信号灯,用传感器或逻辑开关作检测车辆是否到来的信号。 主干道处于常允许通行的状态,支干道有车来时才允许通行。主干道亮绿灯时,支干道亮红灯;支干道亮绿灯时,主干道亮红灯。 主、支干道均有车时,两者交替允许通行,主干道每次放行45秒,支干道每次放行25秒,设立45秒、25秒计时、显示电路。 在每次由绿灯亮到红灯亮的转换过程中,要亮4秒黄灯作为过渡,使行驶中 车辆有时间停到禁行线外,设立4秒计时、显示电路。 三 设计思路 ·交通灯情况 检测到支通道有车时,显示电路数码管开始倒计时。 主支通道有四种情况:主绿灯亮,支红灯亮;主黄灯亮,支红灯亮;主红灯 亮, 支绿灯亮;主红灯亮,支黄灯亮。 检测到支通道无车时,主通道一直绿灯亮,支通道红灯亮。 ·总体框图 本实验采用多进程实现各种功能 输入信号 时钟(clk),支路是否有车(rst),主通道灯亮情况(l1_gyr), 支通道灯亮情况(l2_gyr),倒计时显示(led,li)。 四 设计过程 (一):实体 ENTITY traffic IS GENERIC( --GENERIC称为参数传递语句 g1:INTEGER :=45; --主通道绿灯亮45秒 y1:INTEGER :=4; --主通道黄灯亮4秒 g2:INTEGER :=25; --支通道绿灯亮25秒 y2:INTEGER :=4); --支通道黄灯亮4秒 PORT( clk,rst:IN STD_LOGIC; li : OUT STD_LOGIC_VECTOR (1 DOWNTO 0); l1_gyr:OUT STD_LOGIC_VECTOR(2 DOWNTO 0); l2_gyr:OUT STD_LOGIC_VECTOR(2 DOWNTO 0); led : OUT STD_LOGIC_VECTOR(6 DOWNTO 0) ); END; 定义整个实验中所需要的输入信号和输出信号。 其中: clk -- 实验输入频率为1khz的信号; rst -- 表示支路是否有车,1代表无车; l1_gyr--主路 绿 黄 红 灯; l2_gyr--支路 绿 黄 红 灯; Li -- 数码管的位选信号; Led -- 数码管的管脚信号; (二):定义中间信号和状态 TYPE STATES IS (s0,s1,s2,s3); --各种状态 SIGNAL st:STATES; SIGNAL cnt:INTEGER RANGE 1 TO 60 ; --计数器 SIGNAL cnt_en:STD_LOGIC; --计数器控制信号 SIGNAL clk1ms :STD_LOGIC; --分频为1秒 SIGNAL l :STD_LOGIC_VECTOR (1 DOWNTO 0);

文档评论(0)

xingyuxiaxiang + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档