[经济学]第4章 组合逻辑电路1.ppt

[经济学]第4章 组合逻辑电路1

第四章 组合逻辑电路 4.1概述 4.2组合电路的分析方法和设计方法 4.3若干常用的组合逻辑电路 (用集成译码器、数据选择器实现组 合电路的设计) 4.4组合逻辑电路中的竞争冒险现象 二、组合逻辑电路逻辑功能的描述: 真值表、逻辑函数式、逻辑图、卡诺图 如上例:逻辑函数式、逻辑图 见上页 4.3 若干常用的组合逻辑电路 4.3.1 编码器 二进制编码——将特定的逻辑信号编为一组二进制代码。 编码器——能够实现编码功能的逻辑电路称为编码器。 2个信号→ 用1位二进制信号进行编码 4个信号→用2位二进制信号进行编码 8个信号→用3位二进制信号进行编码 一般而言,N个不同的信号,至少需要n位二进制数编码。N和n之间满足下列关系: 2n≥N 一、普通编码器 2位二进制普通编码器: 4个输入,2个输出 任何时刻只允许输入一个信号:变量互相排斥的逻辑函数 变量互相排斥的逻辑函数真值表可以简化。 3位二进制编码器 3位二进制编码器有8个输入端,3个输出端,所以常称为8线—3线编码器。 简化真值表: 二.优先编码器 允许同时输入两个以上信号,不过在设计优先编码器时,事先要对输入信号按优先顺序排队,当几个信号同时输入时,只对其中优先权最高的一个进行编码。 选通信号 用与门实现: 74HC138的功能表: 例2: 分析下图所示电路,写出输出函数Z的逻辑函数式,总结其逻辑功能。 2. 全加器:将两个1位二进制数及来自低位的进位相加 3. 全减器: 四、显示译码器 常用的数字显示器件有多种类型,按显示方式分有字型重叠式、点阵式、分段式等。 按发光物质分,有半导体显示器,又称发光二极管(LED)显示器、荧光显示器、液晶显示器、气体放电管显示器等。 按内部连接方式不同,七段字符显示器分为共阴极和共阳极两种。 BCD-七段显示译码器7448的逻辑图 例:利用 和 的配合,实现多位显示系统的灭零控制 整数部分:最高位是0,而且灭掉以后,输出 作为次高位的输入信号 4.3.3 数据选择器 例:4选1数据选择器 输出逻辑表达式: 逻辑图: 同样的道理我们可以做出8选1数据选择器 输入8个:D0D1D2D3D4D5D6D7,输出1个Y,数据选择控制端3个:A2A1A0,使能端:S。可列出真值表: 集成数据选择器74LS151(8选1数据选择器) 集成数据选择器74HC151(8选1数据选择器) 例2:用两片74HC151组成 “16选1”数据选择器 二、用数据选择器实现逻辑函数 从4选1数据选择器和8选1数据选择器的表达式可看出,输出与输入之间的逻辑关系可概括为: 例1: 试用4选1数据选择器74LS153实现逻辑函数 7448的逻辑功能: (3)灭零。当LT’=1,而输入为0的二进制码0000时,只有当RBI’ =1时,才产生0的七段显示码,如果此时输入RBI’ =0 ,则译码器的a~g输出全0,使显示器全灭;所以RBI’称为灭零输入端。 (2)试灯。当LT’=0时,无论输入怎样,a~g输出全1,数码管七段全亮。由此可以检测显示器七个发光段的好坏。 LT称为试灯输入端 (1)特殊控制端BI’/RBO’。BI/RBO’可以作输入端,也可以作输出端 作输入使用时,如果BI’=0时,不管其他输入端为何值,a~g均输出0,显示器全灭。因此BI’称为灭灯输入端。 作输出端使用时,受控于RBI’。当RBI’=0,输入为0的二进制码0000时,RBO’=0,用以指示该片正处于灭零状态。所以,RBO’ 又称为灭零输出端。 (4)正常译码显示。LT’=1,BI’/RBO’=1时,对输入为十进制数l~15的二进制码(0001~1111)进行译码,产生对应的七段显示码。 74 48与七段显示器件的连接: 具有无效0消隐功能的多位数码显示系统; 如00103.700 0000 0010 0 1 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的输入信号 一、 数据选择器的工作原理 数据选择器——从多路输入数据中选择一路作为输出。 数据选择器示意图 常用的有4选1数据选择器和8选1数据选择器。 (74LS153, 74HC151,CC14539) (74LS151, 74HC151,74LS152,CC4512) Y n位地址选择信号 D0 … 数据输出 D1 D2n-1 数据输入 输入4个D0,D1,D2,D3,输出1个Y,需要2个数据选择控制端A1,A0根据要求,可列出真值表:(S为控制端,S=1时工作) 也经常把A1A0叫作地址输入端 简化 1 1 1 1 0 S × × 1 1 0 1 1 0 0 0 Y A0 A1 × × × × × ×

文档评论(0)

1亿VIP精品文档

相关文档