第5章异步时序逻辑电路-第1-2讲.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章异步时序逻辑电路-第1-2讲

第 5 章 异步时序逻辑电路 J-K触发器的激励表: 例 : 试用J-K触发器设计一个异步六进制加法计数器. 将时钟控制端当作激励端来看.故可得以下J-K触发器的激励表: . 0 0 0 0 0 1 0 0 1 0 0 0 1 0 1 0 d 1 1 0 0 1 0 0 1 1 0 0 1 0 0 1 1 1 0 0 1 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 1 0 0 0 1 d 1 1 1 1 0 d d d d d d d 1 1 1 d d d d d d d 0 0 0 0 0 1 d d d d 1 d 0 0 1 0 0 0 1 0 1 0 0 d 1 d d 1 d 1 1 0 0 1 0 0 1 1 d d d d 1 d 0 0 1 0 0 1 1 1 0 0 1 d d 1 d 1 1 1 1 0 1 0 0 1 0 1 d d d d 1 d 0 0 1 0 1 0 1 0 0 0 d 1 0 d d 1 1 d 1 1 1 1 0 d d d d d d d d d d d d d 1 1 1 d d d d d d d d d d d d d . . 检查能否自启动: *  ⑶画出逻辑电路图  根据激励函数和输出函数表达式,可画出实现给定要求的逻辑电路如下图所示。 例5:分析下图所示的脉冲异步时序电路 CP2 x(CP1) Q1 z K3 C J3 K1 C J1 K2 C J2 CP3 Q2 Q3 “ 1” 解: 写出输出函数和激励函数表达式 注意各触发器的跳变时刻 Z= Q1 Q2 Q3 x J1=K1=1, CP1=x J2=K2=1, CP2= Q1 J3=K3=1, CP3= Q2 该式表明当CP为逻辑1时,触发器的状态才能发生变化,而只有当时钟出现有效跳变时,CP才为逻辑1。 写出电路的状态方程 Q(n+1)=(JQ+KQ)CP J-K触发器的次态方程为 Z= Q1 Q2 Q3 x J1=K1=1, CP1=x J2=K2=1, CP2= Q1Q1n+1 J3=K3=1, CP3= Q2 Q2n+1 将3个触发器的激励函数代入触发器的次态方程, 得 Q1(n+1)=(J1Q1+K1Q1)CP=Q1 x Q2(n+1)=(J2

文档评论(0)

shujukd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档