- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的标清数字视频串化器的研究及实现
摘 要:基于SDI标准的设备已经广泛应用于广播电视中,串化器是SDI接口的重要组成部分,其性能和成本对整个系统有直接的影响。提出了基于FPGA实现串化器的方案,采用VHDL语言进行自底向上设计方法进行系统设计,已通过硬件下载验证,试验结果与理论值相符合。该方案使用灵活,节约成本,具有实际应用价值。??
关键词:标清数字视频;SDI;串化器;FPGA??
中图分类号:TP271??+.5文献标识码:A
文章编号:1004-373X(2008)07-136-02?オ?
Research and Implementation of Standard-Definition Digital Video Serializer Based on FPGA??
CHEN Mingyi??1,SA Weiping??1,ZHOU Jianguo??2??
(1.School of Information Science Engineering,Central South University,Changsha,410083,China;??
2.Hunan Shuangling Electronics Co.Ltd.,Changsha,410007,China)
?オ?
Abstract:Equipment based on the SDI standard is commonly used in broadcast studios and video production centers,and Serializer is an important part of SDI.In this paper,an approach based on FPGA and using VHDL to implement the serializer is proposed,which is used flexibly,can reduce cost and has practical value.
??
Keywords:standard-definition digital video;SDI;serializer;FPGA
1 引 言??
随着有线电视由模拟系统逐渐向数字系统的转移,数字电视技术和数字电视设备也开始在传输系统中大量使用,根据应用场景不同产生了很多的接口标准,其中标准清晰度串行数字接口(SDI)是目前演播室数字电视节目制作系统中应用最广的接口。??
SDI标准由SMPTE 259M和ITU-R BT.656标准制定,规定了怎样通过视频同轴电缆在产品设备之间传送未经压缩的串行数字视频数据。串化器是SDI标准的一个重要组成部分,其作用是将符合ITU-R BT.656标准的并行数据进行加扰编码生成符合SMPTE 259M的SDI信号进行传输。SDI串化器应用简图如图1所示。??
图1 SDI串化器应用简图
目前串化器的实现方案主要有两种:??
(1) 使用专用集成芯片。专用集成芯片一般价格较贵,其功能比较多,但很多功能设计系统时用不到,造成资源浪费;??
(2) Altera公司Stratix系列芯片内部带有专用的硬件SERDES电路来实现高速的并/串转换。Stratix系列芯片属于高端产品,价格昂贵。??
据此,文章提出了使用高性价比Cyclone Ⅱ系列FPGA实现串化器的实现方法,实验结果证明了其可行性。??
2 串化器设计??
串化器目的是将27 MB/s的10-bit并行数据流送入移位寄存器进行并串转换、加入时钟,而后加扰,按照标准清晰度规范(如ITU-R.BT-656/SMPTE 259M)形成270 Mb/s??的串行传输码流。??
串化器包括锁相环、并串转换、加扰编码和电缆驱动器模块[1]。其中锁相环、并串转换和加扰编码模块在FPGA内部使用VHDL语言实现,电缆驱动器使用专用集成芯片。FPGA与电缆驱动器之间使用LVDS低压差分高速接口连接。CycloneII系列的LVDS接口发送端的数据速率可以支持622 Mb/s,满足系统需求。串化器结构框图如图2所示。??
图2 串化器结构框图
2.1 锁相环模块??
使用Cyclone Ⅱ内部锁相环模块,方便对时钟进行倍频,系统基准时钟源为27 MHz,对其进行10倍频产生270 MHz的串行时钟。??
2.2 并串转换模块??
在并串转换模块中,10 b并行输入数据在27 MHz时钟控制下并行写入移位寄存器,在锁相环产生的270 MHz时钟
您可能关注的文档
最近下载
- 甄嬛传英文剧本.docx VIP
- 蛋白质的生物合成翻译PPT.ppt VIP
- 通风与空调调试系统调试及检测验收方案.docx VIP
- 数学建模在高中数学教学中的情境创设与问题解决能力培养教学研究课题报告.docx
- 注册会计师-会计-基础练习题-第五章投资性房地产-第一节投资性房地产的特征与范围.docx VIP
- 通风空调系统检验调试与验收实施方案.docx VIP
- 注册会计师-会计-高频考点题-第五章投资性房地产.docx VIP
- 2025年中国烈士纪念日ppt课件(优质ppt).pptx VIP
- 注册会计师-会计-基础练习题-第五章投资性房地产-第二节投资性房地产.pdf VIP
- (2025秋新版)人教版二年级数学上册《四 厘米和米》PPT课件.pptx
原创力文档


文档评论(0)