- 1、本文档共115页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]微原-第六章
②电路设计 ? 8088 CPU 最 大 方 式 系 统 总 线 D7-D0 A19-A16 A15-A0 MEMW MEMR IOW IOR 确定总线及总线信号 6.4扩展存储器设计 电路连接 ? A0 D0 A12 D7 WE OE CS1 CS2 片选信号 A12~A0 D0~D7 D0~D7 +5V 8088 CPU 最 大 方 式 系 统 总 线 6264 … … A19-A13 6.4扩展存储器设计 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9~A0 0 0 0 0 0 1 0 0 0 0 0 … 0 0 0 0 0 0 1 0 1 1 1 1 … 1 片外寻址 与6264芯片的A12~ A0相连,作片内寻址 ≈ ≈ 高位不变地址部分,去参加译码,作6264的 片选信号。 8K 地址分析 ? 6.4扩展存储器设计 译码电路设计 ? A19 A18 A17 A16 \MEMW A15 A14 \MEMR 片选信号 A13 74LS138 +5V G1 Y0 G2A Y1 G2B Y2 Y3 C Y4 B Y5 A Y6 Y7 6.4扩展存储器设计 ③存储器自检程序 MOV AX,0400H MOV DS,AX MOV BX,0000H MOV CX,8*1024 MOV AL,55H NEXT1: MOV [BX],AL CMP [BX],AL JNZ ERROR INC BX LOOP NEXT1 6.4扩展存储器设计 MOV BX,0000H MOV AL,0AAH NEXT2: MOV [BX],AL CMP [BX],AL JNZ ERROR INC BX LOOP NEXT2 ERROR: … …… 6.4扩展存储器设计 例3. 在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路。SRAM芯片选用Intel 6264,起始地址从04000H开始,译码电路采用74LS138。 6.4扩展存储器设计 1.计算此RAM存储区的最高地址为多少? 2.画出此存储器电路与系统总线的连接图。 6.4扩展存储器设计 ①求存储区的最高地址 因为Intel 6264存储容量为8K ×8(字节),所以设计此存储电路共需2片6264芯片。其中,1片作奇地址存储器,另1片作偶地址存储器,因此最高地址为: 04000H+04000H-1=07FFFH 6.4扩展存储器设计 8086 CPU 最 小 方 式 系 统 总 线 D15-D8 D7-D0 A19-A16 A15-A0 BHE M/IO WR RD NMI INTR INTA 确 定 总 线 及 总 线 信 号 ? ②电路设计 6.4扩展存储器设计 电路连接 ? A0 D0 A12 D7 WE OE CS1 CS2 偶片选信号 A13~A1 D0~D7 D0~D7 +5V 8086 CPU 最 小 方 式 系 统 总 线 6264 … … A0 D0 A12 D7 WE
文档评论(0)