- 1、本文档共61页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[理学]CPLD工作原理
第 4 章
VHDL设计初步;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.1 多路选择器的VHDL描述 ;4.2 寄存器描述及其VHDL语言现象 ;4.2 寄存器描述及其VHDL语言现象 ;4.2 寄存器描述及其VHDL语言现象 ;4.2 寄存器描述及其VHDL语言现象 ;5. 不完整条件语句与时序电路 ;5. 不完整条件语句与时序电路 ;5. 不完整条件语句与时序电路 ;4.2.3 实现时序电路的VHDL不同表述 ;4.2.3 实现时序电路的VHDL不同表述 ;【例4-11】
LIBRARY IEEE ;
USE IEEE.STD_LOGIC_1164.ALL ;
ENTITY DFF3 IS
PORT (CLK,D : IN STD_LOGIC ;
Q : OUT STD_LOGIC );
END ;
ARCHITECTURE bhv OF DFF3 IS
SIGNAL Q1 : STD_LOGIC;
BEGIN
PROCESS (CLK)
BEGIN
IF rising_edge(CLK) -- 必须打开STD_LOGIC_1164程序包
THEN Q1 = D ;
END IF;
END PROCESS ;
Q = Q1 ; --在此,赋值语句可以放在进程外,作为并行赋值语句
END ; ;4.2.3 实现时序电路的VHDL不同表述 ;4.2.3 实现时序电路的VHDL不同表述 ;4.2.3 实现时序电路的VHDL不同表述 ;KX康芯科技;图4-9 例4-15综合后的电路(Synplify综合) ;图4-10 半加器h_adder电路图及其真值表 ;图4-11 全加器f_adder电路图及其实体模块 ;4.3.1 半加器描述 ;KX康芯科技;4.3.1 全加器描述 ;KX康芯科技;4.3.2 CASE语句 ;4.3.2 CASE语句 ;4.3.2 CASE语句 ;4.3.3 全加器描述和例化语句 ;4.4 计数器设计 ;4.4 计数器设计 ;4.4 计数器设计 ;KX康芯科技;4.4 计数器设计 ;4.4 计数器设计 ;KX康芯科技;4.5 一般加法计数器设计 ;;4.5 一般加法计数器设计 ;4.5 一般加法计数器设计 ;KX康芯科技;4.5 一般加法计数器设计 ;Summary;习 题 ;习 题 ;习 题 ;习 题 ;习 题 ;思考;【例4-A】
ENTITY mux81a IS
PORT ( a, b,c,d,e,f,g,h : IN BIT;
s : IN BIT_vector(2 downto 0);
y : OUT BIT );
END ENTITY mux81a;
ARCHITECTURE one OF mux81a IS
BEGIN
y = a WHEN s = “000” ELSE
b WHEN s = “001” ELSE
c WHEN s = “010” ELSE
d WHEN s = “011” ELSE
e WHEN s = “100” ELSE
f WHEN s = “101” ELSE
g WHEN s = “110” ELSE
h;
END ARCHITECTURE one ; ;【例4-A】
ENTITY mux81a IS
PORT ( a, b,c,d,e,f,g,h : IN BIT;
s : IN BIT_vector(2 downto 0);
y : OUT BIT );
END ENTITY mux81a;
ARCHITECTURE one OF mux81a IS
BEGIN
process(a,b,c,d,e,
您可能关注的文档
- [理学]6视频信息处理.ppt
- [理学]7 锌酶和钴酶.ppt
- [理学]7 光电子材料.ppt
- [理学]6章 蛋白质的功能与进化-教学用.ppt
- [理学]7 常系数二阶非齐次微分方程的求解.ppt
- [理学]7 分子生物学研究法上 —DNA、RNA及蛋白质操作技术.ppt
- [理学]7 超分子分离.ppt
- [理学]7 第四章 微生物的代谢.ppt
- [理学]7 超媒体与GIS集成.ppt
- [理学]7 配位反应.ppt
- 2025年广西中考地理二轮复习:专题四+人地协调观+课件.pptx
- 2025年广西中考地理二轮复习:专题三+综合思维+课件.pptx
- 2025年中考地理一轮教材梳理:第4讲+天气与气候.pptx
- 第5讲+世界的居民课件+2025年中考地理一轮教材梳理(商务星球版).pptx
- 冀教版一年级上册数学精品教学课件 第1单元 熟悉的数与加减法 1.1.6 认识1-9 第6课时 合与分.ppt
- 2025年中考一轮道德与法治复习课件:坚持宪法至上.pptx
- 2025年河北省中考一轮道德与法治复习课件:崇尚法治精神.pptx
- 八年级下册第二单元+理解权利义务+课件-2025年吉林省中考道德与法治一轮复习.pptx
- 精品解析:湖南省娄底市2019-2020学年八年级(上)期中考试物理试题(原卷版).doc
- 2025年中考地理一轮教材梳理:第10讲+中国的疆域与人口.pptx
文档评论(0)