- 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
- 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
- 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
USB20板载设计及布线指引
应用报告
年 月
ZHCA059–2007 12
USB 2.0 板载设计及布线指南
DSP 应用
摘要
本文档探讨了通用串行总线(USB)系统原理图设计的若干指导方针。
目录
1 背景 1
2 USB 物理层(PHY)布线指南 2
3 静电放电(ESD) 8
4 参考文献 10
图表目录
1 推荐的电容及铁氧体磁珠阵列,以实现电磁干扰的最小化 2
2 四层板堆叠 3
3 USB 连接器 4
4 3W 间隔规则 4
5 至USB 物理层的电源及时钟连接 5
6 USB 物理层连接器及缆线连接器 6
7 避免跨层边界走线 7
8 避免层交叠 7
9 避免损坏镜像层 8
1 背景
在 USB 设计中,时钟频率提供了主要的信号源。USB 差分 DP/ DM 对可工作于480Mbps的高速模式,系
统时钟可工作于 12 MHz 、48 MHz 及60 MHz。由于USB 电缆扮演了单极天线的角色,因此必须小心设计
以防止 电流耦合至缆线上。
RF
设计USB 板载时,最关注的信号有:
• 器件接口信号:时钟及其他信号数据,通过走线在器件与 之间传输。
/ PCB
• 缆线输入输出供电: 连接器插槽的引脚 可能被严重滤波,仅可通过低于 的低频信
/ USB 1(V BUS) 100 KHz
号。 插槽的引脚 (模拟地)必须能够返还 数据传输期间的电流,且必须进行基本的滤波。
USB 4 (return)
• 通过缆线、 及 输出出的差分双铰线对信号:依据数据传输率的不同,这些器件的终端引脚上可
文档评论(0)