利用虚存管理的思想实现基于SPM的动态能耗优化机制.docVIP

利用虚存管理的思想实现基于SPM的动态能耗优化机制.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
利用虚存管理的思想实现基于SPM的动态能耗优化机制   摘要:当代高性能SoC通常引入对程序员透明的片上Cache作为对主存数据的缓冲。然而传统数据Cache受制于其容量与组关联度,因此常出现冲突的问题。本研究通过新引入的、与数据Cache共存的另一款片上存储器SPM来消除这部分冲突。我们提出了一种由MMU管理的、Cache与SPM共存的片上存储器架构。利用虚存管理的思想,将虚拟上连续、物理上离散的程序地址空间段通过的异构片上存储器进行缓冲,从而将容易引起数据Cache冲突的页,在程序执行的过程中重定位到SPM,最终得到了能耗和性能上的收益。   关键词:SPM动态管理;虚存管理;能耗   中图分类号:TP391文献标识码:A文章编号:1009-3044(2009)24-6777-02      Dynamic SPM Optimization Mechanism Based on Virtual Memory Management   ZHANG Yang, LING Ming   (IC Department, Southeast University, Nanjing 214135,China)   Abstract: The state-of-the-art SoCs always employ on-chip cache to transparently reduce the memory accessing. However, due to its capacity as well as association, traditional Data Cache is suffered from the so-called Cache conflicts. This paper proposes a novel mechanism to reduce those conflicts by introducing another coexist on-chip memory: SPM. We use the main idea of virtual memory to buffer those most frequently accessed sections of the program in those two kinds of heterogeneous on-chip memories, and finally redirect most of the accessing, which may cause some serious Cache conflicts, into SPM for performance enhancements as well as energy considerations.   Key words: dynamic SPM optimization; virtual memory management; energy consumption      随着微电子技术的发展,嵌入式产品逐步走入人们的生活。然而,由于处理器速度与存储器速度的差距不断增大,SoC芯片存储子系统的访问延迟已经成为系统性能、功耗和成本的瓶颈。因此如何通过优化片上存储子系统缓解该瓶颈,一直是SoC研究的热点。   作为传统片上存储器,Cache由硬件管理,大部分情况下对于软件透明,能自动将频繁访问的指令和数据装载到片上存储器。然而,由于Cache有可能因为程序局部性的问题导致大量的冲突不命中,因此单纯使用Cache很难满足系统对性能、能耗与确定性的要求。与Cache相比,SPM结构简单,占用芯片面积小且单次访问能耗低且与外部存储器统一编址。因此程序员可以通过显式的重定位需要加速的程序段到SPM,得到性能和能耗的收益。我们认为Cache和SPM各具优势且存在互补性,因此对其共存架构的研究是有价值的。   目前针对共存架构下的优化技术研究,根据对片上系统选择的侧重,一般分为2类:韩国首尔大学Egger等人[1]和浙江大学陈天洲等人[2]认为使用SPM比使用Cache更有优势,因此共存架构应该首先考虑将核心程序放入SPM,而Cache则仅作为辅助存储。Panda等人[3]和Verma等人[4]认为Cache冲突是造成系统性能和能耗出现问题的主因。因此他们将容易引起Cache冲突的程序段放入SPM,以此得到性能和能耗的收益。      1 实现机制      本研究平台采用韩国首尔大学设计的时钟周期精确的ARM 9 EJ-S内核以及片上总线模型,并根据研究的需要扩展出时钟周期精确且附加详细能耗信息的存储子系统模型,其中包括数据/指令Cache模型、SPM模型以及片外SDRAM模型等。下

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档