基于FPGA的字符显示屏的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的字符显示屏的设计

EDA电子设计自动化 基于FPGA的字符显示屏的设计 学院:通信与信息工程学院 专业: 电子与通信工程 姓名: 毛 岩 琪 学号: S100131058 一 需求分析 1.功能描述: 本设计主要功能是12864的LCD来显示汉字。参考LCD12864datasheet,由verilog硬件描述语言设计,最后通过LCD显示屏的中文显示,显示字符包括:第一行:重庆邮电大学;第二行:EDA—电子设计实验;第三行:制作者—毛岩琪;第四行:制作日期10-12-22。同时由独立按键rst来对LCD进行刷新。 2.其他要求: 本设计可以直接运行教学实验箱的模式七。 二 总体设计 1.设计思路 参考LCD12864资料,由verilog硬描述件语言设计,最后通过LCD显示屏显示。整个设计模块主要包括对LCD12864的初始化,时钟分频,字符查找显示等。同时由独立按键rst来对LCD进行刷新。 2.器件选择 Cyclone III LCD12864 独立按键 3.开发环境 Quartus II EDA教学实验箱 三硬件设计 1. 系统电路图 该系统电路主要功能:系统开始工作后,12864自动显示预设中文字符,分行显示,第一行:重庆邮电大学;第二行:EDA—电子设计实验;第三行:制作者—毛岩琪;第四行:制作日期10-12-22。 2各模块电路图 2.1时钟分频模块 LCD时钟分频信号模块 通过对系统时钟进行分频,得到clk_lcd,驱动LCD12864工作。 2.2显示模块 显示模块 显示模块是系统的核心模块。系统开始工作后,LCD12864显示预设中文字符。 四软件设计 1.系统框图 2.模块流程图 2.1计数模块框图 通过对系统时钟的分频,来达到驱动液晶和芯片工作的目的。 2.2显示模块框图 经过上面操作后,LCD完成初始化,系统上电后,开始显示预设字符 五测试结果 在EDA实验箱上运行,结果显示如下,达到设计预期目的。 六问题分析 刚开始LCD时钟不显示,后经查找程序发现,对寄存器的赋初始值有问题。在制作过程中对寄存器的的操作有待提高,对这种复杂的器件初始化操作还有待进一步加强。经过此次设计,基本学会了基于FPGA对LCD12864的字符显示设计和阅读datasheet的技巧。 七总结: 经过一学期的EDA的学习,基本掌握了电子设计的流程,熟悉了keil,protues,Quartus II 等开发工具,基本达到了预期的学习目的。最后感谢张老师的辛勤指导,感谢樊忠,张灵至等同学热心帮助。 参考文献 [1] 夏宇闻. Verilog数字系统设计[M].北京:北京航空航天大学出版社.2008. [2] 吴厚航. 深入浅出玩转FPGA[M] .北京:北京航空航天大学出版社.2010. [3] FPGA/CPLD组学小组./1375 [4]EDN博客. http:// /ilove314/ 附程序代码: module lcd_dis(clk0,rst,RW,EN,RS,DATA); input clk0; input rst; output RW; output EN; output reg RS; output reg [7:0]DATA; reg clk1; reg CLK_LCD; reg [23:0] cnt1; reg [15:0] cnt2; //***时钟分频***// always @(posedge clk0 or negedge rst) begin if (!rst) begin cnt1 = 24b0; CLK_LCD = 0; end else if(cnt1 == 199999) begin cnt1 = 0; CLK_LCD = ~CLK_LCD; end else cnt1 = cnt1 +1b1; end always @(posedge CLK_LCD or negedge rst) begin if (!rst)//rst按键按下 为低

文档评论(0)

153****9595 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档