基于VHDL的电子秒表.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL的电子秒表

目 录 第二章 EDA技术 3 2.1 EDA的概述和特点 3 2.2 EDA的发展 3 第三章 电子秒表的设计 5 3.1 电子秒表的模块结构图 5 3.2 电子秒表单元电路设计 5 3.2.1 分模块及仿真波形图 5 3.2.2 秒模块及仿真波形图 7 3.2.3 毫秒模块及仿真波形图 9 3.2.4 消抖模块设计 11 3.2.5 分频模块设计 12 3.3 电子秒表总模块 13 第四章 电子秒表的调试 15 4.1 引脚绑定 15 4.2 程序下载 16 第二章 EDA技术 2.1 EDA的概述和特点 EDA是电子设计自动化(Electronic Design Automation)的缩写。由于它是一门刚刚发展起来的新技术,涉及面广,内容丰富,理解各异,所以目前尚无一个确切的定义。但从EDA技术的几个主要方面的内容来看,可以理解为:EDA技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计电子系统到硬件系统的一门新技术。可以实现逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化,逻辑布局布线、逻辑仿真。完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统或专用集成芯片。EDA技术是伴随着计算机、集成电路、电子系统的设计发展起来的,至今已有30多年的历程。 EDA是立足于计算机工作平台开发出来的一整套先进的设计电子系统的软件工具;是在计算机的辅助下完成电子产品设计方案的输入、处理、仿真和下载的一种硬件设计技术;是微电子技术中的核心技术之一,是现代集成系统设计的重要方法。采用高级语言描述,具有系统级仿真和综合能力 2.2 EDA的发展 EDA技术在进入21世纪后,由于更大规模的FPGA等器件的不断推出,在仿真和设计两方面支持标准硬件描述语言的功能强大的EDA软件不断更新、增加,使电子EDA技术得到了更大的发展。电子技术全方位纳入EDA领域,EDA使得电子领域各学科的界限更加模糊,更加互为包容,突出表现在以下几个方面:使电子设计成果以自主知识产权的方式得以明确表达和确认成为可能;基于EDA工具的ASIC设计标准单元已涵盖大规模电子系统及IP核模块;软硬件IP核在电子行业的产业领域、技术领域和设计应用领域得到进一步确认;SoC高效低成本设计技术的成熟。随着半导体技术、集成技术和计算机技术的迅猛发展,电子系统的设计方法和设计手段都发生了很大的变化。可以说电子EDA技术是电子设计领域的一场革命。传统的“固定功能集成块十连线”的设计方法正逐步地退出历史舞台,而基于芯片的设计方法正成为现代电子系统设计的主流。作为高等院校有关专业的学生和广大的电子工程师了解和攀握这一先进技术是势在必行,这不仅是提高设计效率的需要,更是时代发展的需求,只有攀握了EDA技术才有能力参与世界电子工业市场的竞争,才能生存与发展。随着科技的进步,电子产品的更新日新月异,EDA技术作为电子产品开发研制的源动力,已成为现代电子设计的核心。所以发展EDA技术将是电子设计领域和电子产业界的一场重大的技术革命,同时也对电类课程的教学和科研提出了更深更高的要求。特别是EDA技术在我国尚未普及,掌握和普及这一全新的技术,将对我国电子技术的发展具有深远的意义。 第三章 电子秒表的设计 3.1 电子秒表的模块结构图 电子秒表设计中主要如下几个模块分为时钟模块、电子秒表模块、分频模块、按键消抖模块、信号选择输出模块和BCD译码模块。 图 3.1 电子秒表总模块 3.2 电子秒表单元电路设计 3.2.1 分模块及仿真波形图 分模块如图3.2所示 图 3.2 分模块 Fengrst:清零端口; miaojin:进位端口; fengshi【3.0】:十位输出端口;fengge【3.0】:个位输出端口。波形图如图3.3所示 图 3.3 波形图 fengrst高电平有效,当miaojin脉冲来的时候 fenge开始计数 当fenge为9时产生一个进位信号 fenshi开始计数。 分程序代码: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity feng is port( fengrst,miaojin: in std_logic; fengshi,fengge :out std_logic_vector (3 downto 0 ) ); end feng; architecture m1 of feng is signal clk :std_logic; signal fengshi1:st

文档评论(0)

153****9595 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档