分类加法计数器减法计数器可逆计数器.PPT

分类加法计数器减法计数器可逆计数器.PPT

  1. 1、本文档共43页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
分类加法计数器减法计数器可逆计数器

第12章 时序逻辑电路 1.由触发器和控制激励和输出的组合逻辑电路构成。 时序逻辑电路的分类: 根据触发控制方式分类 : 同步时序电路——电路中所有触发器由同一时钟触发。 异步时序电路——电路中至少有一个触发器的触发时钟与其它触发器不同。 根据输出控制方式分类: 米利(mealy)型时序电路——输出Z受触发器状态Q和外部输入X控制。Z=f(X,Q) 莫尔(moore)型时序电路——输出Z仅受触发器状态Q控制,与外部输入X无关。Z=f(Q) 时钟方程: CP=k(CK,Q) 激励方程: Y=h(X,Q) 次态方程: Qn+1=f(x、Qn) 输出方程: Z=g(X,Q) 状态转换表和状态卡诺图: 输入、现态(函数变量)与次态、输出(函数值)的关系。 时序波形图:输入与输出数字信号的时序对应关系图。 状态转换图: 状态转换图是以拓扑图形式描述时序电路的转换关系。 (1) 电路的每个状态用一个圈表示,圈中填入状态符Si或状态码值, (2)圈外用箭头表示状态转换关系,箭头从某现态指向其次态, (3)箭头旁标出控制该状态转换的控制条件X。 (4)输出 Mealy:输出与输入一起标在箭头旁。用斜杠区分。 Moore:输出Z标在状态圈内,用斜杠区别于状态。 12.3 计数器 第12章 时序逻辑电路 第12章 时序逻辑电路 第12章 时序逻辑电路 12.2寄存器 寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放 n 位二进制时,要 n个触发器。 按功能分 数码寄存器 移位寄存器 第12章 时序逻辑电路 1. 数码寄存器 仅有寄存数码的功能。 清零 寄存指令 通常由D触发器或R-S触发器组成 并行输入方式 RD . . Q D F0 d0 Q0 . Q . D F1 d1 Q1 . d2 Q . D F2 Q2 Q D F3 d3 Q3 0 0 0 0 1 1 0 1 寄存数码 1 1 0 1 触发器状态不变 第12章 时序逻辑电路 2.移位寄存器 不仅能寄存数码,还有移位的功能。 所谓移位,就是每来一个移位脉冲,寄存器中所寄存的数据就向左或向右顺序移动一位。 按移位方式分类 单向移位寄存器 双向移位寄存器 第12章 时序逻辑电路 寄存数码 单向移位寄存器 清零 D 1 移位脉冲 2 3 4 1011 1 Q Q3 Q1 Q2 RD 0 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 0 1 0 1 1011 1 0 1 1 Q J K F0 Q1 Q J K F2 Q J K F1 Q J K F3 数据依次向左移动,称左移寄存器,输入方式为串行输入。 Q Q Q 从高位向低位依次输入 第12章 时序逻辑电路 1 1 1 0 0 1 0 1 1 0 0 1 1 0 0 0 再输入四个移位脉冲,1011由高位至低位依次从Q3端输出。 串行输出方式 清零 D 1011 1 Q Q3 Q1 Q2 RD 1011 1 0 1 1 Q J K F0 Q1 Q J K F2 Q J K F1 Q J K F3 Q Q Q 5 移位脉冲 7 8 6 第12章 时序逻辑电路 左移寄存器波形图 1 2 3 4 5 6 7 8 C 1 1 1 1 0 1 1 D Q0 Q3 Q2 Q1 1 1 1 0 待存数据 1011存入寄存器 0 1 1 1 从Q3取出 第12章 时序逻辑电路 计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。 分类 加法计数器 减法计数器 可逆计数器 (按计数功能 ) 异步计数器 同步计数器 (按计数脉冲引入方式) 二进制计数器 十进制计数器 N 进制计数器 (按计数制) 第12章 时序逻辑电路 在数字电路中,能够记忆输入脉冲个数的电路称为计数器。 计数器 二进制计数器 十进制计数器 N进制计数器 加法计数器 同步计数器 异步计数器 减法计数器 可逆计数器 加法计数器 减法计数器 可逆计数器 二进制计数器 十进制计数器 N进制计数器 ······ 计数器 第12章 时序逻辑电路 1. 二进制计数器 按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。要构成 n位二进制计数器,需用 n个具有计数功能的触发器。 (1) 异步二进制加法计数器 异步计数器:计数脉冲C不是同时加到各位触发器。最低位触发器由计数脉冲触发翻转,其他各位触发器有时需由相邻低位触发器输出的进位脉冲来触发,因此各位触发器状态变换的时间先后不一,只有在前级触发器翻转后,后级触发器才能翻转。 第12章 时序逻辑电路 0

文档评论(0)

zhuwo + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档