可编程逻辑器件和硬件描述语言课程的设计指导书.docVIP

可编程逻辑器件和硬件描述语言课程的设计指导书.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑器件和硬件描述语言课程的设计指导书

EDA课程设计目录 1 多功能数字钟的设计 1 1.1 设计要求 1 1.2 设计提示 1 2 数字频率计 3 2.1 设计要求 3 2.2 设计提示 3 3 拔河游戏机 5 3.1设计要求 5 3.2设计提示 5 4 洗衣机控制器 7 4.1 设计要求 7 4.2设计提示 7 5 简易音乐播放器 10 5.1设计任务 10 5.2设计提示 10 6 具有四种信号灯的交通灯控制器 13 6.1设计要求 13 6.2设计提示 13 7 自动售邮票机 15 7.1设计要求 15 7.2设计提示 15 8 信号发生器 17 8.1设计要求 17 8.2设计提示 17 9 点阵设计 21 9.1设计要求 21 9.1设计任务 21 10 掷色子游戏设计 21 1 多功能数字钟的设计 1.1 设计要求 设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校时间,每逢整点,产生报时音报时。系统框图如图1-1所示: 图1-1 多功能数字钟系统框图 1.2 设计提示 此设计问题可分为主控电路、计数器模块和扫描显示三大部,主控电路中各种特殊功能的实现设计问题的关键。 用两个电平信号A、B进行模式选择,AB=00为模式0,系统为计时状态;AB=01为模式1,系统为手动校时状态;AB=10为模式2,系统为闹钟设置状态。 设置一个turn信号,当turn=0时,表示在手动校对时,选择调整分钟部分;当turn=1时,表示在手动校对时,选择调整小时部分。 设置一个change信号,在手动校时或闹钟设置模式下,每按一次,计数器加1。 设置一个reset信号,当reset=0时,整个系统复位;当reset=1时,系统进行计时或其他特殊功能操作。 设置一个闹钟设置信号reset1,当reset1=0时,对闹钟进行设置,当reset1=0时,关闭闹钟信号。 设置状态显示信号(连发光二极管):LD_alert指示是否设置了闹铃功能;LD_h指示当前调整的是小时信号;LD_m指示当前调整的是分钟信号。 当闹钟功能设置后(LD_alert=1),系统应启动一个比较电路,当计时与预设闹铃时间相等时,启动闹铃声,直到关闭闹铃信号有效。 整点报时部分由分和秒计时同时为0(或60)启动,与闹铃共用一个扬声器驱动信号out。 系统计时时钟为clk=1Hz,选择另一时钟clk_lk=1024Hz作为产生闹铃声、报时音的时钟信号。 主控电路状态表如表1-1所示。硬件系统示意图如图1-2所示。 表 1-1 数字钟主控电路状态表 模式 选择 秒、分、时计数器秒冲 输出状态 备注 reset reset1 A B turn LD_h LD_m LD_alert 0 x x x x x 0 0 0 系统复位 1 x 0 0 x clk 0 0 0 系统计时 1 x 0 1 0 change=↑ 分计数器加1 0 1 0 手动校时 1 x 0 1 1 change=↑ 时计数器加1 1 0 0 1 1 1 0 0 change=↑ 分计数器加1 0 1 1 设置闹钟 1 1 1 0 1 change=↑ 时计数器加1 1 0 1 1 0 x x x x 0 0 0 关闭闹钟 图1-2 数字钟硬件系统示意图 2 数字频率计 2.1 设计要求 设计一个能测量方波信号频率的频率计,测量结果用十进制显示,测量的频率范围是1~100KHz,分成两个频段,即1~999Hz,1KHz~100KHz,用三位数码管显示测量频率,用LED显示表示单位,如亮绿灯表示Hz,亮红灯表示KHz。 具有自动校验和测量两种功能,即能用标准时钟校验测量精度。 具有超量程报警功能,在超出目前量程档的测量范围时,发出灯光和音响信号。 系统框图如图3-1所示。 图 2-1 频率计系统框图 2.2 设计提示 脉冲信号的频率就是在单位时间内所产生的脉冲个数,其表达式f=N/T,f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间,所以在1秒时间内计数器所记录的结果,就是被测信号的频率。 此设计问题可分为测量/校验选择模块、计数器模块、送存选择器报警模块、锁存模块和扫描显示模块几部分。 测量/选择模块的输入信号为:选择信号selet、被测信号meas、测试信号test,输出信号为CP1,当selet=0时,为测量状态,CP1=meas;当select=1时,为校验状态,CP1=test,校验与测量共用一个电路,只是被测信号CP1不同而已。 设置1秒定时信号(周期为2秒),在1秒定时时间内的所有被测信号送计数器输入端。 计数器对CP1信号进行计数,在1秒定

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档