可编程逻辑实验报告--孙潇.docVIP

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑实验报告--孙潇

西安邮电 系部名称 班级 科技1202班 学生姓名 孙潇 学号13) 西安邮电大学可编程逻辑实验报告 实验名称 实验一:用原理图输入法设计门电路 一:实验目的: (1)掌握PLD芯片的基本使用方法,熟悉EDA软件MAX+plusⅡ操作。 (2)学会利用软件仿真和硬件实现对数字电路的逻辑功能进行验证和分析。 (3)能够利用CPLD器件开发具有基本与非逻辑功能的数字电路。 二:实验所用仪表及主要器材: PC ,EDA软件MAX+plusⅡ 三:实验原理简述(原程序、真值表、原理图): 可编程逻辑实验师简历在数字电路基础实验上的一个更高层次的设计性试验。它是借助可编程逻辑器件(PLD),采用在系统可编程技术(ISP),利用电子设计自动化软件(EDA),在计算机(PC)平台上进行的。这与以往的基于独立元器件的实验在实验方法、实验手段和实验仪器上都有很大的不同,要求操作者具有一定的计算机软件操作基础。 在 MAX+plusⅡ环境下,数字电路的设计流程如下图所示。 在实验过程中应该特别注意: 在图形输入完毕后,保存文件时,后缀为 “.gdf” (2)将预编译的文件设定为当前工程。 有错 无错 无错 有错 有错误 无错 四:实验测量记录(数据、仿真波形图及分析、原程序分析、硬件测试实分析): 设计的原理图如下: 仿真结果如下 的真值表如下 A B F 0 0 1 0 1 1 1 0 1 1 1 0 结论:仿真结果和真值表一致。 原理图如下: 仿真图形: 真值表 A B C D AB CD AB+CD 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0 0 1 1 0 1 1 0 1 0 0 0 0 0 0 1 0 1 0 0 0 0 1 1 0 0 0 0 0 1 1 1 0 1 1 1 0 0 0 0 0 0 1 0 0 1 0 0 0 1 0 1 0 0 0 0 1 0 1 1 0 1 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 结论:真值表和仿真结果一致。 西安邮电大学可编程逻辑实验报告 实验名称 实验二 用文本输入法设计门电路 一:实验目的 1 通过各种常见电路的实现,进一步熟悉CPLD开发的全过程; 2 认识各种常见门电路,并掌握它们的逻辑功能。 3 能够通过CPLD的开发实现具有门电路的数字电路。 二:实验所用仪表及主要器材 MAX+plusⅡ软件 三:实验原理简述(原程序、真值表、原理图) 1 与门: 1)原程序: Library ieee Use ieee.std_logic_1164.all Entity and2 is Port(a,b:in std_logic y:out std_logic) End; Architecture rel_1 of and2 is Begin Y=a xor b; 2) 真值表: a b y 0 0 0 0 1 0 1 0 0 1 1 1 2 或门: 1)原程序: Library ieee Use ieee.std_logic_1164.all Entity or2 is Port(a,b:in std_logic y:out std_logic) End; Architecture rel_1 of or2 is Begin Y=a xor b; 2) 真值表: a b y 0 0 0 0 1 1 1 0 1 1 1 1 3 与非门: 1)原程序: L

文档评论(0)

yaocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档