实验3用原理图输入法设计8位全加器 5-4 .docVIP

实验3用原理图输入法设计8位全加器 5-4 .doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3用原理图输入法设计8位全加器 5-4

实验3用原理图输入法设计8位全加器 (1)实验目的:熟悉利用Quartus II的原理图输入方法设计简单组合电路,掌握层次化设计的8位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详 (2)实验原理:一个8位全加器可以由8个1位全加器构成,加法器的进位可以串行方式实现,cout与相邻的高位加法器的最低进位输入信号cin相接。而一个1位全加5.4节介绍的方法来完成。5-43将所需元件全部调入原理图编辑窗口并连接好加器原理图_adder.bdf 图5-44连接好的全加器原理图f_adder.bdf (3)实验内容1:完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验(附录图F-);键8、键、键(PIO13/12/11)分别接ain、bin、cin发光管D、D(PIO23/22)分别接cout和sum。-PL84”栏目。 提示3:选实验电路模式7(简图) 实验电路结构图NO.6”栏目。 操作:按键8、7、6;观察LED发光管D8、D7的变化。记录内容。 (4)实验内容2建立一个更高层次的原理图设计,利用以获得的1位全加器构成8位全加器,1(附录图F-2)键2、键1输入84、键3输入8位被加数cin0;数码和数码显示加和D8显示进位cout。 -PL84”栏目。 提示3:选实验电路模式1”栏目。 操作:按键4(y7~4)、3(y3~0)、2(x7~4)、1(x3~0)输入两相加的数据;按键8(cin0)输入进位;观察计算结果数码6cout7)发光管的变化。记录内容。 (5)实验报告:详细叙述8位加法器的设计流程给出备层次的原理图及其对应的仿真波形图 3

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档