图象采集系统FIFO帧存储及USB接口电路设计毕业论文推荐.docVIP

图象采集系统FIFO帧存储及USB接口电路设计毕业论文推荐.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
图象采集系统FIFO帧存储及USB接口电路设计毕业论文推荐

毕业论文(设计) 题  目: 图象采集系统FIFO帧存储及USB接口电路设计 图象采集系统FIFO帧存储及USB接口电路设计 摘 要:高速数字图像采集系统是研究瞬间发生的物理现象的一种有效工具,高速运动物体数字图像的获得,是对瞬间发生的物理现象研究的基础。随着数字多媒体技术的不断发展,数字图像处理技术被广泛应用于可视电话、电视会议、监控系统等各种民用、商业及工业生产领域中。CY7C68013AUSB接口芯片,再加上CPLD逻辑控制和FIFO帧存储器,构建一个静态图像采集系统。CMOS图像传感器主要用来对敏感景物产生像素,FIFO帧存储器用来存储一帧这样的像素,CPLD用来控制像素从图像传感器到FIFO传输的时序逻辑,单片机将像素发送到USB接口,并控制整个电路工作,USB接口的任务是将像素传到计算机,以便进行后续处理。 关键字:图象采集;FIFO;USB Design of High-Image 目录 绪论………………………………………………………………………(1) 1绪论 数字图像处理技术的飞速发展使得所有图像处理的问题都可以用数字信号处理的形式来解决,这为实时图像处理的应用提供了广阔的空间。首先,数字信号处理中存在大量成熟的快速算法,这些算法已经大量的应用于图像处理中。其次,几个技术发展趋势进一步促使此领域的发展,随着超大规模集成电路的高速发展,包括低价位DSP(Digital Signal Processor)数字信号处理器,微处理器支持的并行处理技术,用于图像数字化的低成本的电荷耦合器件,低成本存储阵列的新存储技术,以及低成本、高分辨的彩色显示系统的发展为高速的实现信号处理、为达到系统的实时性提供了可能[1]。这些发展都使得图像处理技术广泛的运用于科学研究、工农业生产、资源的遥感探测、医疗卫生、空间探索等各个领域 ,如今随着信息高速公路的建设,各种网络的发展非常迅速。因而,图像的传输也得到了极大的关注。另一方面,图像传输可使不同的系统共享图像数据资源,也极大地推动了图像在各个领域的广泛应用。 高速数字图像采集系统是研究瞬间发生的物理现象的一种有效工具,高速运动物体数字图像的获得,是对瞬间发生的物理现象研究的基础。目前高速图像采集系统(一般指帧频在100fps以上)主要应用在军事领域。在军工靶场测量中,需要对快速飞行目标的飞行实况进行跟踪、测量,事后要对测量数据进行分析、处理,为了提高测量精度,普遍采用高帧频数字图像采集系统[2]。 考虑到高速实时处理及实用化两方面的具体要求,需要开发一种具有高速、高集成度等特点的视频图象信号采集系统,为此系统采用专用视频解码芯片和复杂可编程逻辑器件(CPLD)构成前端图象采集部分。设计上采用专用视频解码芯片,以CPLD器件作为控制单元和外围接口,以FIFO为缓存结构,能够有效地实现视频信号的采集与读取的高速并行,具有整体电路简单、可靠性高、集成度高、接口方便等优点,无需更改硬件电路,就可以应用于各种视频信号处理系统中。使得原来非常复杂的电路设计得到了极大的简化,并且使原来纯硬件的设计,变成软件和硬件的混合设计,使整个系统的设计增加柔韧性。CY7C68013AUSB接口芯片,再加上CPLD逻辑控制和FIFO帧存储器,构建一个静态图像采集系统。CMOS图像传感器主要用来对敏感景物产生像素,FIFO帧存储器用来存储一帧这样的像素,CPLD用来控制像素从图像传感器到FIFO传输的时序逻辑,单片机将像素发送到USB接口,并控制整个电路工作,USB接口的任务是将像素传到计算机,以便进行后续处理。 2. 图象采集系统概述 2.1系统组成部分 系统主要由图象采集模块、存储模块、处理模块和传输模块组成。高帧频CMOS 成像单元主要由CMOS 图像传感器和控制芯片FPGA 组成,它是系统的成像部件,用以捕获高速运动物体的图像,其电路输出为数字图像数据。图像存储单元主要由FIFO帧存储器组成,负责对成像单元输出的图像数据进行实时存储,供计算机采集、处理图像数据。因图像传输的数据量大,要求较高的传输速度,本系统采用了usB总线上传到PC,实际中速度可以达到400 Kbps,能满足CIF格式图像的实时传输。 系统结构框图如图1所示。 图1 系统结构框图 系统选用OminiVision公司生产的CMOS芯片OV7620,它是一款集成了一个640 ×480 (30万像素)图像矩阵的彩色摄像芯片,在隔行扫描模式下工作频率可达60Hz,逐行扫描时为30帧/ s。其像面大小为1 /3英寸,支持8位或16位数字信号从单通道或双通道输出,输出信号的类型可在YCrCb和RGB 之间选择,图像矩阵支持VGA或CIF 规定, 数字输出格式遵循CCIR601, ZVPort

文档评论(0)

aena45 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档