- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2105硬件结构.ppt
电源输出监控板-输出电压监测 前输出板 在斜面控制板的侧面提供2路USB和1路MIC输入接口 与母板通过线材连接 谢谢! 数字处理板-DSC模块 FPGA采用EP2C35F672C8。 B图像和C图像DSC变换存储器,采用2片CY7C1371D SSRAM,容量:2*512K*36bit。 触摸屏数据存储器,采用1片CY7C1351G SSRAM,容量估算,128K*36bit。 M图像和D图像的扫描变换存储器,采用1片MT46V32M16FN来实现,容量计算:4*8M*16bit 。 PCI接口实现与CPU的通讯 外挂1片ADV7125,实现触摸屏的VGA视频输出。 与Cine模块的连接,回波数据总线,后端控制总线。 与Display模块的连接,图像数据总线。 数字处理板-Capture 模块 通过上行USB接口向PC平台传送原始图像数据。 通过下行USB端口从PC获取经过计算的3D显示数据存放显示RAM。 实现USB接口硬盘(保留)。 数字处理板-Capture模块 FPGA采用EP2C35F672C8。 图形存储器,采用1片CY7C1371D SSRAM实现,容量为512K*36bit,用于存放DSC模块送过来的原始图像数据,供3D模块读入,同时可以供Capture模块进行伪彩变换,彩色融合,转成RGB模式的图像数据写往显示FPGA。 伪彩变换表,采用1片CY7C1351G SSRAM实现,容量为128K*36bit NIOS存储器,用一片MT46V32M16FN DDR SDRAM实现,容量为4*8M*16bit。 USB从设备控制器,1片ISP1583,负责向PC模块传送原始图像数据。 USB从设备控制器,1片ISP1583,负责回读PC模块送来的3D图像数据。 预留一个USB从设备控制器,1片ISP1583,用于硬盘接口的控制以及高速数据传输。 数字处理板-Display模块 进行图形、图像的融合处理,提供主CPU对图形存储器的控制接口 图形存储器可由CPU直接访问 提供视频输入、输出的接口控制 数字处理板-Display模块 FPGA采用EP2C35F672C8。 图形存储器,采用2片CY7C1371D SSRAM,容量为2*512K*36bit。 图像存储器,采用1片MT46V32M16TG DDR SDRAM实现,容量为4*8M*16bit。 VGA转Video存储器,采用1片MT46V32M16FN DDR SDRAM实现,容量为4*8M*16bit。 USB主设备控制器,采用Philips公司的PCI接口USB2.0主控芯片ISP1561。 视频编码器,采用Conexant公司的CX25874,新增物料。 视频解码器,采用TI公司的TVP5146,新增物料。 模拟视频输出(VGA DAC),选用AD公司的ADV7125,新增物料。 PCI接口与CPU连接 图像数据总线与DSC模块连接。 数字处理板-CPU系统 CPU系统是整机的控制核心,包括硬件系统和软件系统两个部分.硬件设计为系统软件完成各种功能提供硬件支持,软件控制CPU实现对各个硬件模块的控制.CPU系统的主要功能有以下几点: 图像显示及测量,人机交互功能; 同其他MCU或DSP通讯配合,对硬件各模块配置/初始化/监测/控制功能; 实现系统FPGA、DSP的初始化配置; 系统控制:对完成各部分系统功能FPGA的参数控制;并负责管理系统控制器。实现对各单片机的在线升级 数字处理板-CPU系统构成 系统CPU采用Coldfire 5474; 采用复位/看门狗芯片,提供可靠的复位信号功能; 采用SPI总线RTC+电池备份的实时钟方案; 采用DDR内存,最大可支持512MByte; FLASH容量:32Mbyte(初步估计 FPGA 2Mbyte,软件10Mbyte,PIT 10M) 2个USB HOST接口, USB接口要提供过流保护和静电防护。 支持系统通过USB接口升级。USB接口芯片选用Philips公司的PCI USB接口芯片ISP1561,其连接在显示模块的FPGA上。 9个串行口,详见系统母板定义。 提供对视频打印机的REMOTE控制, CPU与视频打印机接口利用FPGA来实现CPU的I/O扩展以及打印控制脉冲的硬件发生。 以太网接口(DICOM3.0)。 数字处理板-CPU系统构成 数字处理板-音频处理模块 音频信号处理模块主要实现对音频放大以驱动音箱,音频功放,最大功率不小于10W 对麦克风输入通过音频放大,然后和血流音频信号混合,再与外部音频输入,DVD音频输入以及录相机(VCR)音频输入一起进入SPI接口的多路模拟开关,经过选择后输入后的音频信号一方面直接送功率放大器进行放大从而提供给外部扬声器,另一方面通过音频驱动分
文档评论(0)