系统结构作业.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
系统结构作业

第二章 课后习题 6、 地址 内容 0000 000 0001 001 0010 001 0011 010 0100 010 0101 011 0110 011 0111 100 1000 100 1001 101 1010 101 1011 110 1100 110 1101 111 1110 111 1111 111 9、 等长码:因为一共14条指令,用4位二进制就能表示出来。所以平均码长为:4 哈夫曼码: 指令 频度 哈夫曼码 指令 频度 哈夫曼码 I1 0.15 111 I8 0.04 0101 I2 0.15 110 I9 0.03 00011 I3 0.14 101 I10 0.03 00001 I4 0.13 100 I11 0.02 00010 I5 0.12 001 I12 0.02 000001 I6 0.11 011 I13 0.01 0000001 I7 0.04 0100 I14 0.01 0000000 所以哈夫曼平均码长:7*(0.01+0.01)+6*0.02+5*(0.03+002+0.03)+4*(0.04+0.04)+3*(0.12+0.11+0.13+0.14+0.15+0.15)=3.38 只有两种码长的扩展操作码: 指令 频度 扩展操作码 指令 频度 扩展操作码 I1 0.15 000 I8 0.04 111000 I2 0.15 001 I9 0.03 111001 I3 0.14 010 I10 0.03 111010 I4 0.13 011 I11 0.02 111011 I5 0.12 100 I12 0.02 111100 I6 0.11 101 I13 0.01 111101 I7 0.04 110 I14 0.01 111110 平均码长为: 3*(0.15+0.15+0.14+0.13+0.12+0.11+0.04)+6*(0.04+0.03+0.03+0.02+0.02+0.01+0.01)=3.48 17、 一般原则: (1)确定指令系统时,只选择使用频率很高的哪些指令,再增加少量能有效支持操作系统、高级语言实现及其它功能的指令,大大减少指令条数,使之一般不超过100条 (2)减少指令系统所用寻址方式种类,一般不超过两种。简化指令的格式限制在两种之内,并让全部指令都是相同长度 (3)让所有指令都在一个机器周期内完成 (4)扩大通用寄存器数,一般不少于32个,尽量减少访存,所有指令只有存取指令访存,其它指令一律只对寄存器操作 (5)为提高指令执行速度,大多数指令都用硬联控制实现,少数程序采用微程序实现 (6)通过精简指令和优化设计编译程序,简单有效地支持高级语言的实现 可采用的基本技术有 按设计RISC的一般原则来设计 逻辑实现采用硬联和微程序相结合 在CPU中设置大量工作寄存器并采用重叠寄存器窗口 指令用流水和延迟转移 采用高速缓冲存储器Cache,设置指令Cache和数据Cache分别存放指令和数据 优化设计编译系统 18、 CISC机器和RISC机器的结构特点: CISC进一步增强原有指令的功能以及设置更为复杂的新指令取代原先由软件子程序完成的功能,实现软件功能的硬化,机器指令系统日益庞大而RISC减少指令种数和简化指令功能来降低硬件设计的复杂度,提高指令的执行速度,指令系统精简 CISC机器存在的问题和不足: 指令系统庞大。不仅VLSI设计困难,不利于自动化设计,延长了设计周期,增大了设计成本,也容易增大设计出错的机会,降低系统的可靠性。而且为发现和纠正这些错误话费的时间和代价也会增大 许多指令的操作繁杂,执行速度很低 高级语言编译程序选择目标指令的范围太大,难以优化生成高效机器语言程序,编译程序也太长,太复杂 指令中相当一部分指令的利用率很低 RISC机器的问题和不足: 由于指令少,使原在CISC上由单一指令完成的某些复杂指令现在要用多条RISC指令才能完成,加重了汇编语言程序设计的负担加大了指令的信息流量 对浮点运算执行和虚拟存储器的支持虽有很大加强,但仍显不足 RISC机器的编译程序比CISC难写 由于CISC和RISC同时存在问题,使得在设计CPU时,向着RISC和CISC结合,取长补短的方向发展 1.00 1 0.03 0.04 1 00 1 0 1 1 1 0 0 1 0 1 0.02 0 0 1 0 1 0.08 0 1 0 0 1 0 1 0 11111111111 0.11 0.57 0.27 0.15 0.15 0.14 0.13 0.43 0.24 0.12 0.12 0.02 0.05 0.07 0.03 0.04 0.3

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档