- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4讲_基本时钟部分
第4讲 MSP430F1xx 基本时钟模块
Basic Clock Module
一、基本时钟模块结构图Diagram
二、基本时钟模块相关寄存器Registers
三、基本时钟模块输出引脚
四、振荡器失效检测Oscillator Fault Detection
五、基本时钟设置举例Examples
一、 基本时钟模块结构图
●时钟信号是定时操作的基本信号,
在时钟的作用下,各部件可以有条不紊地自动工作
●基本时钟模块由高速晶体振荡器、低速晶体振荡器、
数字控制振荡器 DCO、锁频环FLL等部分构成
●多种时钟有利于实时应用系统对低功耗和快速响应外部事件要求
●不同系列单片机包含的时钟模块不完全相同
MSP430F1xx基本时钟模块结构图
DIVAx
LFXT1CLK Devider ACLK
/1/2/4/8
XTS OSCoff
分频器 P2.0
XIN 0V 12pF 辅助系统时钟
LF XT 只能来自LFXT1
32.768kHz
12pF LFoff XT1off
0V
XOUT SELMx
DIVMx
LFXT1低频振荡器 CPUoff
00
XT2CLK 01 Devider MCLK
0
10 /1/2/4/8
1
XT2off 11 分频器
XT2IN P5.4
选择器
XT 主系统时钟
8MHz 可来自LFXT1, XT2或DCO
XT2OUT
XT2 高频振荡器 MODx
子系统时钟
文档评论(0)