夏宇闻著作:从算法设计到硬线逻辑的实现第九章.docxVIP

夏宇闻著作:从算法设计到硬线逻辑的实现第九章.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
夏宇闻著作:从算法设计到硬线逻辑的实现第九章.docx

_ _第九_章? 虚拟器件与?虚拟接口模?型L_ PAGE 269 第九章 虚拟器件和?虚拟接口模?型 以及它们在?大型数字系?统设计中的?作用 前言 宏单元(Macro?cells?或 Megac?ells)或核(Cores?)是预先设计?好的,其功能经过?验证的、由总数超过?5000个?门构成的一?体化的电路?模块,这个模块可?以是以软件?为基础的,也可以是以?硬件为基础?的。这就是我们?在第一章的?1.5.3和1.5.4节中讨论?过的软核和?硬核。所谓虚拟器?件(Virtu?al Chips?)也就是用软?核构成的器?件,即用Ver?ilog HDL或V?HDL语言?描述的常用?大规模集成?电路模型。 在新电路研?制过程中,借助EDA?综合工具,软核和虚拟?器件可以很?容易地与其?它外部逻辑?结合为一体?,从而大大扩?展了设计者?可选用的资?源。掌握软核和?虚拟器件(也称接口模?型)的重用技术?可大大缩短?设计周期???加快高技术?新芯片的投?产和上市 。而所谓虚拟?接口模型则?是用系统级?Veril?og HDL或V?HDL语言?描述的常用?大规模集成?电路(如ROM和?RAM)或总线接口?的行为模型?等,往往是不可?综合的,也没有必要?综合成具体?电路,但其所有对?外的性能与?真实的器件?或接口完全?一致,在仿真时可?用来代替真?实的部件,用以验证所?设计的电路?(必须综合的?部分)是否正确。 在美国和电?子工业先进?的国家,各种微处理?器芯片(如8051?)、通用串行接?口芯片(如8251?)、中断控制器?芯片(如8259?)、并行输入输?出接口芯片?(PIO)、直接存储器?存取芯片(DMA)、数字信号处?理芯片(DSP)、RAM和R?OM芯片和?PCI总线?控制器芯片?以及PCI?总线控制接?口等都有其?相对应的商?品化的虚拟?器件和虚拟?接口模型可?供选用。虚拟器件往?往只提供门?级和RTL?级的Ver?ilog HDL或V?HDL源代?码,而虚拟接口?模型往往提?供系统级代?码。这是因为门?级和RTL?级的Ver?ilog HDL或V?HDL是可?综合的,它与具体的?逻辑电路有?着精确的对?应关系。 近年来在现?代数字系统?设计领域中?发展最快的?一个部门就?是提供虚拟?器件和虚拟?接口模型的?设计和服务?。 目前国际上?有一个叫作?虚拟接口联?盟(VSIA)的组织,它是协调虚?拟器件和虚?拟接口模型?的设计标准?和服务工作?的国际组织?。虚拟器件和?虚拟接口模?型必须符合?通用的工业?标准和达到?一定的质量?水准,才能发布。这对选用虚?拟器件和虚?拟接口模型?来设计复杂?系统的工程?师们无疑有?很大的帮助?。如果他们采?用虚拟器件?和虚拟接口?模型技术来?设计复杂的?数字系统必?将大大缩短?设计周期并?提高设计的?质量,也为千万门?级单片系统?的实现铺平?了道路。 9.1虚拟器件?和虚拟接口?模块的供应?商 在这一节中?我们列出一?些虚拟器件?和接口的供?应商的E-mail地?址及它们提?供的产品和?服务供读者?参考: 公司名 虚拟器件类?型  所用语言 加密否 语言级别Ameri?can Micro?syste?m 电子信箱: tdrak?e@算术运算函?数 异步同步F?IFO DSP 微处理器 UART和? USART?s RAM 和ROMVeril?og VHDL不门级 RTL级ARM Semic?onduc?tor 电子信箱: armse?mi@netco?微处理器: 8031,8032,8051 通信器件: 8530 总线控制器?: 82365?(PCMCI?A Host i/f)Veril?og可选系统级 (只可用于仿?真)Sceni?x Semic?onduc?tor 电子信箱: sales?@sceni?控制器: NS COP8 PCI arbit?er,maste?r targe?t 8237 DMAVeril?og 不门级 RTL级Sierr?a Resea?rch and Techn?ology? 电子信箱: core@ ATM SAR 622 Mbits? Ether?net 控制器10?0/10-Mbits? CPU R3000?核Veril?og 不门级 RTL级Silic?on Engin?eerin?g 电子信箱: info@ Micro? VGA Veril?og 不门级 RTL级Lucen?t Techn?ology? 电子信箱: attfp?ga@aloft?.DSP PCI Maste?r PCI targe?tVeril?og VHDL不门级 RTL级

文档评论(0)

czy2014 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档