- 1、本文档共76页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3CPU系统
第3章 CPU系统 主要内容 § 3.1 微处理器概述 微处理器简介 微处理器内部结构 微处理器时序概念 一.微处理器简介 CPU是英文CENTRAL PROCESSING UNIT的缩写,中文译为中央处理器。CPU是计算机的核心部分,或可以说是计算机的大脑。计算机的所有信息,都要通过它来处理。没有CPU,微机就不能做任何事情。由于CPU的重要性,CPU的性能决定了微机的主要性能,因此习惯上微机往往以CPU的名字来命名,如8086、286、386、486、586、P2、P3、P4、K5、K6微机等。 微处理器的常见参数 主频:英文全称CPU Clock Speed, CPU的时钟频率,即CPU运算时内部的工作频率,主频越高,CPU的速度越快。 外频:计算机系统总线的工作频率 倍频:外频与主频相差的倍数, 主频=外频*倍频 工作电压:CPU正常工作时需要的电压 Cache:高速缓存 常见CPU参数 常见CPU参数(续) 常见CPU参数(续) 常见CPU参数(续) § 3.1 微处理器概述 微处理器简介 微处理器内部结构 微处理器时序概念 二.微处理器内部结构 微处理器内部基本构件 基本组成部件 运算部件 控制部件 寄存器组 内部数据线 1.运算部件 构成:算术逻辑单元(ALU),累加器,锁存器,暂存器,标志寄存器,十进制调整电路 功能:算术和逻辑运算 工作过程: 2.控制部件 构成: 指令寄存器(IR):存放当前执行的代码(由内存读入)。 指令译码器(ID):对IR中的代码进行译码,从而产生相应的控制码,送给定时与控制电路。 定时与控制电路:根据事由产生一系列控制信号,包括内部和外部控制信号 3.寄存器组 以后章节将介绍 4.内部数据线 以前章节已介绍 § 3.1 微处理器概述 微处理器简介 微处理器内部结构 微处理器时序概念 微处理器时序概念 概念:在时钟脉冲的控制下, CPU各引脚信号在时间上的先后关系。 三种周期: 时钟周期(Clock Cycle):系统时钟周期,即主频周期,是微处理器动作处理的最小时间单位例:若主频为10MHz,则时钟周期为 ? 总线周期(Bus Cycle):微处理器对MEM或I/O完成一次读写所需时间,由若干个(≥4)时钟周期组成,又称机器周期 指令周期:系统执行一条指令所需时间,由若干个总线周期组成 §3.2 8086微处理器 主要内容: 8086/8088CPU的内部结构和特点; 8086/8088CPU外部引线及功能; CPU子系统 8086的总线周期工作时序。 一、8086/8088CPU概述 8088、8086基本类似 16位CPU(内部数据线16位),AB宽度20位 差别: 指令预取队列:8088为4字节,8086为6字节 外部数据总线: 8086有16根, 8088有8根 8088为准16位CPU,内部DB为16位,但外部仅为8位,16位数据要分两次传送 本课程主要介绍8086 二.8086/8088CPU内部结构 8086内部由两部分组成: 总线接口单元(BIU) 执行单元(EU) 1.总线接口单元BIU 功能:负责与MEM和I/O交换数据(包括从内存读取指令和读取操作数、保存操作结果) 构成部件: 4个段地址寄存器 指令指针寄存器IP 20位地址加法器:形成20位地址 6字节指令预取队列(IPQ):存放指令代码 2.执行单元EU 功能:从指令队列中取指令代码—译码—在ALU中完成数据的运算—运算结果的特征保存在标志寄存器FLAGS中。 构成部件: 4个16位的通用寄存器 4个16位的专用寄存器 标志寄存器 算术逻辑单元 3.BIU和EU的动作管理 两者并行执行,形成2工位流水线 指令的串行工作方式 串行工作方式图示: : 1)CPU执行指令时总线处于空闲状态 2)CPU访问存储器(存取数据或指令)时要等待总线操作的完成 缺点:CPU无法全速运行 解决:总线空闲时预取指令,使CPU需要指令时能立刻得到 并行工作方式: 8088CPU采用并行工作方式 8086的流水线操作 8088 CPU包括两大部分:EU和BIU BIU不断地从存储器取指令送入IPQ,EU不断地从IPQ取出指令执行 EU和BIU构成了一个简单的2工位流水线 指令预取队列IPQ是实现流水线操作的关键(类似于工厂流水线的传送带) 新型CPU将一条指令划分成更多的阶段,以便可以同时执行更多的指令 例如,PIII为14个阶段,P4为20个阶段(超级流水线) 4.结论 指令预取队列的存在使EU和BIU两个部分可同时进行工作,从而 提高了CPU的效率; 降低了对存储器存取速度的要求 5.8088的内部寄存器 含14个16位寄存器,
您可能关注的文档
- 2.大卫教案.doc
- 2.经历感受.ppt
- 2.3 平面任意力系.ppt
- 2004-2011高考全国卷立体几何试题分类评析.ppt
- 2.3 海水制碱.ppt
- 2.3西北地区.ppt
- 2009D题(叶敦范).ppt
- 2.3.2八年级上册地理《滚滚长江》.ppt
- 2010中国女性品牌推介活动申报表.doc
- 2010中国钢筋焊接网协会工作报告.doc
- 2025年网络文学平台版权运营模式创新与版权保护体系构建.docx
- 数字藏品市场运营策略洞察:2025年市场风险与应对策略分析.docx
- 全球新能源汽车产业政策法规与市场前景白皮书.docx
- 工业互联网平台安全标准制定:安全防护与合规性监管策略.docx
- 剧本杀剧本创作审核标准2025年优化与行业自律.docx
- 2025年新能源电动巡逻车在城市安防中的应用对城市环境的影响分析.docx
- 全渠道零售案例精选:2025年行业创新实践报告.docx
- 2025年网约车司乘纠纷处理机制优化与行业可持续发展报告.docx
- 2025年宠物烘焙食品市场法规政策解读:合规经营与风险规避.docx
- 2025年宠物行业数据安全监管政策影响分析报告.docx
文档评论(0)