- 1、本文档共27页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
下列数中最小的数为(D)
A (101001)2 B (52)8 C (2B)16 B (101001)bcd
中央处理器是指(运算器和控制器)
在汇编语言中表示十六进制的标示是(H)
假定DS=2896H,BX=0897H,则MOV AX,[BX]涉及到的第一个物理地址是(B)
A.292F7H B.291F7H C.29207H D.29857H
5,下列指令不正确的是(A)
MOV [BX,][3100H] B.MOV BX,[3100H] C.MOV [BX],3100H D.MOV BX,3100H
目前堆栈指针SP=3452H,执行PUSH AX,PUSH BX后,堆栈指针SP=(344EH)
假设字内存单元[1234H]=0056H,那么LEA BX,[1234H]指令执行后,BX的值为(1234H).
下列哪条指令可以使AL中的最高位置1(C)
A.AND AL,80H B.XOR AL,80H C.OR AL,80H D.TEST AL,80H
9.下列哪条指令可以使AL中最高位清0(A)
A.AND AL,7FH B.XOR AL,7FH C.OR AL,7FH D.TEST AL,7FH
10.下列哪条指令可以判断AL中最高位是否为1(D)
A.AND AL,80H B.XOR AL,80H C.OR AL,80H D.TEST AL,80H
11.8086/8088的地址总线是(C)
A.8位 B.16位 C。20位 D。6位
以下部件不属于计算机控制器的部件的是(C)
指令寄存器 B.程序计数器 C.算术逻辑单元 D.程序状态字寄存器
总线周期中的等待中其实是插在(T3之后)
下列部件不属于执行部件的是(D)
A控制器 B存储器 C运算器 D外围设备
计算机操作的最小时间单位是(A)
时钟周期 B.指令周期 C.CPU周期 D.微指令周期
运算器的核心部分是(B)
数据总线 B.算数/逻辑单元 C.多路开关 D.通用寄存器
MOV AX,[3100H]属于什么寻址(A)
A直接寻址 B间接寻址 C寄存器寻址 D寄存器间接寻址
指令MUL BX执行后,乘积(C)
A高16位放在AX中 B低16位放在BX中C高16位放在DX中
以下对通用寄存器的描述,正确的是(D)
AX只能存放8位二进制变量 B.BX中不能存放地址数据 C.CX可以存放地址数据 D.DX常用于乘除指令数据运算
下列指令中有错误的是(B)
IN AX,20H B.SHL AX,2 C.OUT DX,AL D.LEASI,[2000H]
微型计算机系统中的字长是由(数据总线)的宽度决定的
指令MOV AX,[BX]的源操作数位于(C)
A通用寄存器 B专用寄存器 C内存单元 D外设端口
在数据传送方式中,DMA方式与中断方式相比,主要优点是(A)
A传送速度快B.CPU可分时工作 C传送程序简单D.CPU不必查询I/O口的状态
某事件发生时,CPU暂停执行现行程序而转去执行相应程序的过程叫(B)
A中断请求B中断响应C中断嵌套D中断屏蔽
微机系统中对内存的寻址空间是由()的宽度决定的。
A系统总线B数据总线C地址总线D控制总线
指令OUT 30H,AL中30H 是指(D)
A立即数B寄存器C内存单元D外设端口
主存储器与CPU之间增减Cache的目的是(解决CPU与贮存间的速度匹配问题)
采用DMA方式在PC机的存储器与外设之间传送数据时,数据的传送需经过(系统总线)
为了便于实现多级中断,保存现场信息的最有效方法是采用(B)
通用寄存器 B堆栈 C。存储器 D,外存
30.静态半导体存储器的特点(A)
A读写速度快 B每隔一定时间,需要根据原存内容重新写入一遍 C在工作中需要动态的改变访问地址
31.-0的8位二进制补码是(C)
A B C32.以下的(C)不能支持数值处理
A算术运算指令 B移位操作类指令 C字符串处理类指令 D输入输出类指令
33.下列关于Cache的叙述,错误的是(D)
A高速缓冲寄存器简称Cache B.Cache处于主存与CPU之间 C程序访问的局部性为Cache的引入提供了理论依据 D.Cache的速度远比CPU的速度慢
34.一般计算机CPU与接口之间不使用的信息传送方式是(D)
A程序查询方式 B中断方式 C,DMA方式 D。通道方式
35.下列说法正确的是(C)
A半导体RAM信息可读可写,且断电后仍能保持记忆 B半导体RAM属易失性存储器,而静态RAM的存储信息是不易的 C静态RAM、动态RAM都属易失性存储器,前者在电源不掉时
您可能关注的文档
最近下载
- 2.2.3植物体的结构层次 说课课件2023--2024学年人教版生物七年级上册.pptx VIP
- 北京吉天AFS8系9系原子荧光光度计作业指导书.doc VIP
- 公墓消防培训资料课件.pptx VIP
- 一年级语文下册第一单元集体备课教案.docx
- 教师读《做一个专业的班主任》心得体会PPT.pptx
- 燃气管网水力计算演示文稿.ppt VIP
- 初一上册英语单项选择(50题)专项练习附答案.pdf VIP
- 关联交易培训课件知识点.pptx
- 2024-2025学年北京海淀区八年级初二(上)期末道德与法治试卷(含答案).pdf
- 2024《HXD3型电力机车受电弓常见故障分析及处理研究》10000字.docx
文档评论(0)