计算机组原实验报告加法器减法器.docVIP

  • 320
  • 0
  • 约1.14千字
  • 约 5页
  • 2018-10-14 发布于重庆
  • 举报
计算机组原实验报告加法器减法器

计算机科学与技术学院课程实验报告 课程名称:计算机组成原理 年级:2014级 上机日期: 姓名: 学号: 班级: 实验名称:运算器组成实验 教师: 成绩: 一、目的及要求 目的: 1.掌握算术逻辑运算单元(ALU)的工作原理。 2.熟悉简单运算器的数据传送通路。 3.掌握8位补码加/减法运算器的设计方法。 4.掌握运算器电路的仿真测试方法。 要求: 1.做好实验预习,掌握运算器的数据传送通路和ALU的功能特性。 2.实验完毕,写出实验报告。 二、 Quartus Ⅱ 三、电路原理图 四、 1.打开Quartus II在File菜单中选择New Project Wizard项,在新建工程对话框输入工程名和工程路径,本工程命名为add8。 2.在File菜单中选择New项,将出现新建文件对话框,选择“BlockDiagram/Schematic File”项,点击 3.双击右侧的主绘图区添加元器件,绘制一位全加器的电路图(如下图),绘制完成后,保存,重命名为fa,bdf的文件。 一位全加器 4.在菜单栏中“Tools”下单击选择“Create Symbol for Current File”,将以上设计的全加器fa.bdf设置成可调用的底层元件,即将该全加器电路变成一个元件符号存盘(fa.bsf)。 5. 在File菜单中选择New项,将出现新建文件对话框,选择“BlockDiagram/Schematic File”项。利用刚刚生成的元件绘制8位补码加/减法运算器的原理图。 8位补码加/减法运算器 6.绘制完成后,保存(必须与顶层文件同名),保存完成后,进行编译,编译成功(如下图)。 7.进行实验测试,(1)菜单栏中File选择New新建Other Files中“Vector Waveform File”文件,双及“name”下方空白部分,插入Node or Bus。 (2)Filt选择Pins:all,tart,,B,M,S,YC选中移到右边,完成后 ,自己设置数据。 四、 (1)补码加法器,第一组数据溢出 (2)减法器,第一组数据溢出 五、问题及心得 通过这次运算器的计算机组成原理实验,我对QUARTUS II软件的使用更加得心应手,学会在Quartus II上用门电路搭建和组合原理图并实现封装调用等等。在试验中遇到很多问题,绘制电路图后,由于文件名的问题编译失败等等。并且在第一次完成后,完全照抄实验电路图有17个输入端和9个输出端,在波形图上运行后,得到结果很难判断正确性。后来经过老师帮助和提醒下,学会运用总线改进自己的电路图,最后在波形图上能够清晰分辨运行结果的正确性。另外通过实验,我对计算机组成原理这门课有了更加深刻的理解。

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档