- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
如何设计才能充分利用LVDS的上风
如何设计才能充分利用LVDS的上风?
低压差分信号(LVDS)是一种低压、差分信号传输方案,主要用于高速数据传输。根据 ANSI/TIA/EIA-644 规范中的定义,它是一种最为常见的差分接口。这种标准只对适合于 LVDS 应用的驱动器和接收机电气特性进行了规定。因此,它只是一种电气标准,常被一些更高级的协议标准当作其接口或物理层。
在高速模拟数字转换器(ADC)中使用该传输方案可在保持转换器高性能的同时实现高速数据输出。独立 ADC 必须能够驱动以PCB走线形式存在的容性负载、以及接收电路的输进逻辑。此处,ADC 输出级的一个单端驱动器会导致大量瞬态开关噪声,这些噪声是由大电流晶体管的开和关造成的。这些瞬态会耦合回ADC的模拟前端,从而对其性能产生不利影响。
然而,LVDS 驱动器级需要在一个始终开启的 3.5mA(典型值)电流源环境中运行(请参见图 1)。通过差分对导体以不同方向重新分配电流,便可形成总线上的逻辑 1 和 0。这种消除开关噪声和 EMI 的“始终开启”特性正是降低 ADC 性能的主要原因。
图 1: LVDS 驱动器和接收器。(电流型驱动 差分接收器)
由于专为点对点信号传输而设计,LVDS使用的是一种简单的端接方案。安装在接收器输进真个单个100欧姆电阻端接差分对,从而消除了反射。
由于高阻抗接器输进,驱动器电流源的全部电流流经端接电阻,从而产生了一个 350 mV 额定值的低、差分总线电压。该电压在 1.2 V 共模电位左右摆动,其为典型驱动器输出失调电压(请参见图 2)。
图 2:LVDS 总线电压电平。
相比单端方案,差分信号传输还有另一个 LVDS 好处,由于它不易受到共模噪声的影响,并且产生更少的电磁干扰 (EMI)。
由于接收器只响应差分电压,因此同邻近的信号线耦合的噪声被接收器视作共模调制,从而被拒尽接收。另外,由于两个差分对导体传导电流相等但极性相反,因此它们的磁场基本互相抵消,从而实现 EMI 最小化。
根据数据速率的不同,标准 LVDS IC 可以驱动长达 10 米的间隔。然而,不应强制高性能ADC驱动这一间隔。取而代之的是,建议使用两英寸以内的较短的输出线,以防止邻近电路的噪声耦合到 ADC 输出端,由于其可能会反馈耦合至 ADC 模拟输进端。
尽管低功耗、低 EMI 和高噪声抗扰度使得 LVDS 成为高速数据转换器的接口选择,但是必须运用精心的布线技术,以避免阻抗不连续和信号时延差,否则就抵消了上述 LVDS 的好处。(德州仪器)
原创力文档


文档评论(0)