- 1、本文档共119页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机原理 第五章 半导体存储器和高速缓冲存储器
微型计算机原理(第五章) 第五章半导体存储器和高速缓冲存储器 5.1 存储器概述 5.2 随机存储器RAM 5.3 只读存储器ROM 5.4 存储器与CPU的连接 5.5 高速缓冲存储器系统 SRAM 6264的引脚示意图如图5.17所示。 它有8根数据线D7~D0,13根地址线A12~A0,片选信号线低电平有效,掉电保护片选线CS2高电平有效(通常接+5V电源),输出允许信号低电平有效,写允许信号低电平有效。 1.位(并联)扩充 用2片8K×8位的SRAM芯片6264扩充形成8K×16位的芯片组。见图5.18,将这两个芯片(0#和l#)的地址线A12~A0分别对应连在一起,另外,芯片对应的片选信号以及读/写控制信号也都分别连到一起,两个芯片只有数据线各自独立,一片作低8位(D7~D0),另一片作高8位(D15~D8)。也就是说,每个字长(16位)数据的高、低字节分别存储于两个芯片中,一次读/写操作同时访问两个芯片中的同地址单元。 2.字(串联)扩充 用4片8K×8位芯片6264构成32K×8位的存储芯片组,如图5.19所示。 这32K单元的地址范围在4个芯片中的分配如表5.6所示。可以看出,4片存储器内部的地址(A12~A0)都是相同(重复)的,但增加了A14、A13后,它们对外的地址就是连续(不重复)的了,故称地址线A12~A0实现片内寻址,A14、A13实现片间寻址。 4片6264(0#~3#)的地址线A12~A0、数据线D7~D0及读/写信号,都是同名信号连在一起。每个存储器6264有13根地址线,单元数的扩充使得32K×8芯片组较8K×8芯片增加了2根地址线A14、A13(215=32K),它们经“2—4译码器”译码后产生4个片选信号(Y3~Y0),分别对应选中4片6264中的一片。 3.位和字同时(串并联)扩充 当存储器的位数和单元数都需要扩充时,则可以先扩充位数,然后再扩充单元数。 如用若干1K×4位芯片构成8K×8位存储区,则需要该类芯片共16片。其中,每2个芯片(2×4位=8位)一组,构成8个1K×8位芯片组;将这8个芯片组组合成8K×8位存储区。显然,8K存储单元需要13根地址线(213=8K),比原来每片的10根地址线多了3根,如何用这3根地址线来对应选择8个芯片组呢? 下面介绍一个常用的3--8译码器芯片74LS138。该芯片有3个使能输入端(G1、G2A、G2B),当使能信号同时有效时,译码器输出有效。3根选择输入线为C、B、A,它们的8种逻 辑组合,对应使8根输出线(Y7~Y0)中的一个输出为0。74LS138的引脚示意图及功能表如图 5.20所示。 本例中,将CPU的3根地址线(A12~A10)对应接至74LS138的三个输入引脚(C、B、A),而74LS138的8个输出引脚(Y0~Y7)对应接至8个存储芯片组的片选信号端,于是,A12~A10的组合就可输出8种状态,分别选中8个存储芯片组中的一组。这8K存储单元的地址范围在8个芯片组中的分配如表5.7所示。 由以上介绍可以看出,存储器容量的扩充,关键是存储单元地址的分配和片选信号的处理,其基本原则是:地址安排不要重叠,也不要断档,最好是连续的,这样,存储器容量和CPU地址资源的利用率最高,也便于编程。 5. 4. 3 片选译码方式 微机的存储器都是由多片存储器芯片(或芯片组)组成的,CPU在存取数据时就有一个芯片选择的问题,即片选译码方式。通常,产生片选信号的译码方式有全译码、部分译码和线选译码三种。 1. 全译码方式 若CPU的地址线除了低位地址线用于存储器芯片的片内寻址外,剩下的高位地址线全部用于存储器芯片的片间寻址(经译码器产生片选信号),则称为全译码方式。 2. 部分译码方式 若CPU的高位地址线中只有一部分用于存储器芯片的片间寻址,则称为部分译码方式。 在图5.19电路中,若CPU的地址线有20位(A19~A0),采用图中的2-4译码器,只用2条高位地址线A14、A13作为译码输入,仍可产生4个芯片的片选信号,其地址分配如表5.9所示。虽然4片存储器芯片的基本地址分别为00000H~01FFFH、02000H~03FFFH、04000H~05FFFH、06000H~07FFFH,但其余高位地址线的任意组合也可能会重复选中这些存储器芯片,如CPU地址00000H和08000H、10000H等均选中0#芯片的0000H存储单
您可能关注的文档
- 家庭装修卫生间陶瓷卫浴手册.doc
- 家居用品行业报告-----卫浴用品行业报告.doc
- 室内装饰材料与应用-装饰涂料.ppt
- 小导管注浆工艺性试验总结.doc
- 宫明龙-11-12章板带材工艺.ppt
- 尼龙母粒复合真空袋[精品].doc
- 尼龙母粒复合真空袋.doc
- 层状硅酸钠的生产工艺.doc
- 山东道恩高分子材料股份 热塑性弹性体行业改性塑料行业色母粒行业.docx
- 工业设计必须知道的表面材料及表面处理工艺[教材].doc
- 八年级生物期末模拟卷(考试版A3)(河北专用)-A4.docx
- 耳鼻咽喉头颈外科学喉气管食管学住院医师规范化培训结业理论考试题库.docx
- 2024年沪科版一年级英语上册月考试卷含答案371.doc
- 八年级生物期末模拟卷(考试版A3)(山东济南专用)-A4.docx
- 2024年冀教版七年级英语上册阶段测试试卷619.doc
- 建筑行业钢结构智能焊接与检测方案.doc
- 八年级生物期末模拟卷(全解全析)(河北专用)-A4.docx
- 2024年苏教新版一年级语文上册月考试卷106.doc
- 天津市静海区独流中学2025届高考化学四模试卷含解析.doc
- 2024年苏教新版选择性必修3历史上册月考试卷454.doc
文档评论(0)