C单片机低频数字相位测量仪的设计 仿真电路图 源程序.docVIP

C单片机低频数字相位测量仪的设计 仿真电路图 源程序.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
C单片机低频数字相位测量仪的设计 仿真电路图 源程序.doc

80C52单片机低频数字相位测量仪的设计+仿真电路图+源程序 摘要:本文介绍了低频数字相位测量仪的整体设计方案,详细介绍了系统的各个组成部分。本设计以单片机最小系统为控制核心,由相位整形模块,相位测量模块,显示模块等组成。其中相位测量模块对待测信号进行处理后进入单片机,由单片机计算相位差,送于显示模块显示。本设计实现了相位差的实时测量,测量的信号频率范围为20Hz~20KHz。整个系统电路结构简单,可靠性高,易于操作,与传统相位测量仪相比,具有处理速度快,稳定性好的优点。 关键词:相位整形;单片机;相位测量 Design of Low-frequency Digital Phase Measurement Instrument Abstract: This article describes the low-frequency digital phase-measuring instrument#39;s overall design scheme, described in detail the various components of the system.The design smallest MCU system for the control of the core, by phase shaping module, phase measurement module, display module and other components.Where the phase measurement module signals are processed to be measured into the MCU, the MCU calculate the phase difference, to send to the display module displays.This design enables the real-time measurement phase, the measured signal frequency range of 20Hz ~ 20KHz.The system circuit structure is simple, reliable, easy to operate, compared with conventional phase-measuring instrument, having a processing speed, and good stability. Key Words: Phase shaping; MCU; Phase measurement 目录 摘要1 引言1 1.相位测量的设计与论证2 1.1测量方法的选择2 1.2单片机的选择3 1.3系统整体设计方案4 2.电路设计4 2.1整形电路4 2.2相位差测量电路5 2.3单片机最小系统7 基于不同微处理芯片也已经开发了许多不同的相位计,常见的有以下几种: (1)基于FPGA/CPLD实现相位测量。它的优点是可以进行功能仿真而且FPGA和CPLD的片内资源丰富,设计的流程简单,缺点是开发成本高。 (2)基于单片机控制的相位计。该方法由过零检测及异或电路,将两路输入信号的相位差转换成方波,再利用单片机对该方波的高低电平分别计数,通过求得占空比得到相位差。 (3)基于DSP技术的相位计。相位检测系统主要由前置电路实现将被测信号(无论是电压还是电流) 变换为5V以内交流电压信号;由电压跟随器提高整个系统的输入阻抗,以保证测量系统与被测信号源相接时不吸收信号源能量,使信号源的工作状态不被改变。 (4)基于PLD和PLL的相位计。该数字式相位差测量仪以可编程逻辑器件(PLD)和锁相环(PLL)倍频电路为核心,实现两列信号相位差的自动测量。 1. 相位测量的设计与论证 1.1 测量方法的选择 关于相位测量的设计,本文一共考虑了三种方法,如下所述。 方案一:传统的模拟法:该方案采用倍频、计数、门控等电路。此方法难以实现大频率范围的相位测量,精度低、稳定性差[1]。 方案二:测时间法:将两路同频的正弦信号经过信号整形电路后得到方波信号。然后将两方波进行异或鉴相输出,从而得到两输入信号的过零时间差tau;和两信号的周期T,利用相位差Phi;与信号周期T之间的关系 (1) 由上述公式便可得到信号之间的相位差[2]。该方案简单,但需对信号的周期或频率进行准确测量,普通单片机需要通过扩展外部电路,外加高频震荡信号作为测量的时钟基准,增强计时、计数能力才能达到满足题目要求的精度。 方案二:80C52是51系列单片机中的基本产品,它是采用CHMOS工艺制造的高性能8位单片机。它既有HMOS的高速以及高密度技术,又

文档评论(0)

cai + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档