- 1、本文档共65页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第1章 数字信号处理设计导论PPT
第1章 数字信号处理技术概要;本章概要; 上世纪80年代,首次出现了专门用于数字信号处理的
数字信号处理器DSPs,随着半导体工艺的不断发展,
DSPs的性能不断提高,价格不断降低。DSP以其高可靠
性、良好的可重复性,以及可编程性已经在消费市场和工
业市场中广泛地使用。DSP处理器发展的趋势是结构多样
化,集成单片化用户化,开发工具更完善,评价体系更全
面更专业。
随着FPGA制造工艺的不断发展,FPGA已经从传统的
数字逻辑的设计,发展到用于进行数字信号的处理和嵌入
式系统的设计中。这就使得数字信号处理技术向着多元化
实现的方向发展。;数字信号处理技术主要应用方面;; 5) 压缩/编码 高保真音频、移动通信、视频会议、 ECG 信号压缩
等等。
压缩是目前音频和电信业务中的一个重要的领域。
在高保真音频市场,CDROM已经被通过因特网购买的
压缩格式的音乐产品(比如MP3)所取代。对于电信应
用,语音被编码成具有尽可能小的带宽,同时又保持了
足够的信号质量。对于每一个新型移动设备,更强的
DSP处理能力在允许位速率减小的同时(很快就会达到
每秒几千比特),仍然保持了很好的信号质量。比如:减
少信号的带宽和存储需求。
;数字信号处理算法主要包含内容; 对平台的选择取决于下面的因素:
1) 所需要实现的功能;
2) 处理性能的要求(速度,精度等);
3) 可重复编程的能力;
4) 生产成本;
5) 可用的设计资源;
6) 所需要的设计时间等。;数字信号处理实现方法;数字信号处理实现方法; 下面以一个数字FIR滤波器的实现为例,来说明不同
实现方法所能达到的处理性能。
1)使用DSP通过优化设计执行乘-累加(MAC)操
作,N个MAC中的每一个均需要被顺序执行,因此可达到
的最大执行速率大约为fclock?MHz,其中fclock为DSP的最
高时钟频率(假定可以在单处理器周期内执行一个MAC
操作)。
2)而使用ASIC或FPGA,可以全并行地实现滤波器,
其中N个MAC操作被并行执行(而不是顺序执行)。对于
同样的fclock,滤波器执行速度可以快N倍。
;数字信号处理实现方法;FPGA的技术发展;FPGA的技术发展; 每个FPGA系列具有不同的规格、封装和速率等级。
选用器件的类型取决于设计目标/应用需求等诸多因素。
下面因素通常影响设计人员对FPGA类型的选择:面积;
数据/采样率;输入/输出与相关的数据速率;需要的存储
空间;是否需要嵌入式处理器;成本。
Xilinx的Virtex高端FPGA产品,目的是在单个器件上
实现大型系统,这类FPGA芯片性能很高,但由于成本原
因,不适合大批量的应用;Xilinx的Spartan低端FPGA产
品,性能虽然不及Virtex系列,但由于成本相对较低,因
此可用作大批量的应用。;FPGA的种类及选择; MIPS(每秒百万次)指标通常被用来比较 DSP 处理器的
性能,但它不能用于定量FPGA的全部性能。这主要是由
于:
1.由于DSP算法在FPGA上可通过不同的方式灵活实
现,所以其性能很难被准确的估计;
2.Xilinx器件上的乘加(MAC)模块,在以几百MHz的
时钟速率运行时,其性能可以达到上百GMAC/秒;
3.FPGA制造商通常给出的最大的每秒乘加次数是指
使用了可被用作乘法的所有的逻辑单元来得出的数值(这
不能反映FPGA上实现的典型系统的性能);;FPGA的性能及灵活性; 这种灵活性是根据面积和速度呈反比的关系来确定
的。如果必须要快速执行10个MAC,FPGA可在1个时钟
周期内并行地执行它们,但是这样会消耗大量的芯片资
源(面积)。如果10次MAC允许以低速度执行,则
FPGA可以串行地执行,因此,FPGA芯片内逻辑资源的
使用量减少到原来的1/10,但却需要10个时钟周期来执
行MAC操作。
当用FPGA实现DSP时,速率和面积可以相互权衡,
而DSP处理器并不具备这种功能。需要说明,不会有人
实现过只包括乘法器的FPGA设计。厂商提供的数据仅仅
是想指明这些器件潜在的性能以及对比DSP处理器的优
势.;FPGA的性能及灵活性; 图1.1 DSP和FPGA在灵活性和性能方面的比较; FPGA芯片主要包括下面的三个部分:
1) 可重构逻辑模块(高达106);
您可能关注的文档
- 第13章DNA复制PPT.ppt
- 第13章 第35讲 基因工程PPT.ppt
- 第13章B淋巴细胞介导的体液免疫应答2014PPT.ppt
- 第12章中国特色社会主义领导核心理论(2015年修订版)PPT.ppt
- 第13章基因表达调控1PPT.ppt
- 第13章 免疫组织化学技术(二)PPT.ppt
- 第13章弥散性血管内凝血 武大版PPT.ppt
- 第13章健康地生活PPT.ppt
- 第14-01讲 自由组合规律PPT.ppt
- 第14次医学节肢动物实验PPT.ppt
- 液晶聚合物薄膜:开启集成与可重构光路系统新时代.docx
- 破局与革新:哈尔滨Z小学高年级作文教学困境与优化策略探究.docx
- 微博场域下雾霾议题中政府媒体与公众的议程互动及优化策略.docx
- 词块教学法对大学英语写作水平提升的实证探究:基于对比实验与效果分析.docx
- 网络服务提供者安全保障义务的法理剖析与制度构建.docx
- 干扰条件下IRS辅助毫米波波束赋形技术的多维探索与创新研究.docx
- 破局与谋新:国内舞蹈类体育运动项目产业化营销的深度剖析与展望.docx
- 小学生英语学习焦虑状况的深度剖析与应对策略研究.docx
- 机载重轨InSAR相干变化检测方法的原理应用与优化研究.docx
- 破局与重塑:大学新生入学教育困境与优化路径探究.docx
文档评论(0)