- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字频率计测频系统毕业设计论文
摘 要
100Hz频率计数器主要功能是在一定时间内对频率的计算,本篇论文主要介绍了频率计数器的实现:系统以MAX+PULSLL II为开发环境,通过VHDL语言作为硬件描述语言实现对电路结构的描述。在VHDL语言中采用了一系列的语句,例如:元件例化,if 语句 case when语句等。并对程序中的输入输出端口进行了解释,给出实现代码和仿真波形。
关键词: 100Hz; 频率计;MAX+PULSLL II; VHDL; 元件例化; 仿真
前 言
??? VHDL(Very High Speed Integrated Circuit Hardware Description Language,超高速集成电路硬件描述语言)诞生于1982年,是由美国国防部开发的一种快速设计电路的工具,目前已经成为IEEE(The Institute of Electrical and Electronics Engineers)的一种工业标准硬件描述语言。相比传统的电路系统的设计方法,VHDL具有多层次描述系统硬件功能的能力,支持自顶向下(Top to Down)和基于库(LibraryBased)的设计的特点,因此设计者可以不必了解硬件结构。从系统设计入手,在顶层进行系统方框图的划分和结构设计,在方框图一级用VHDL对电路的行为进行描述,并进行仿真和纠错,然后在系统一级进行验证,最后再用逻辑综合优化工具生成具体的门级逻辑电路的网表,下载到具体的CPLD器件中去,从而实现可编程的专用集成电路(ASIC)的设计。??? 数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着复杂可编程逻辑器件(CPLD)的广泛应用,以EDA工具作为开发手段,运用VHDL语言。将使整个系统大大简化。提高整体的性能和可靠性。??? 本文用VHDL在CPLD器件上实现一种2b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
目 录
摘要………………………………………………………………………1
前言…………………………………………………………………… 2
目录…………………………………………………………………… 3
第一章 设计目的……………………………………………………… 5
1.1设计要求…………………………………………………… 5
1.2设计意义…………………………………………………… 5
第二章 设计方案……………………………………………………… 6
第三章 产生子模块…………………………………………………… 7
3.1分频模块…………………………………………………… 7
3.2分频模块源代码……………………………………………… 7
3.3 仿真及波形图………………………………………………… 8
第四章 计数模块……………………………………………………… 9
4.1.计数模块分析………………………………………………… 9
4.2.计数模块源代码……………………………………………… 9
4.3计数模块的仿真及波形图……………………………………… 11
第五章 显示模块…………………………………………………… 11
5.1 七段数码管的描述…………………………………………… 12
5.2 八进制计数器count8的描述………………………………… 12
5.3 七段显示译码电路的描述…………………………………… 13
5.4计数位选择电路的描述……………………………………… 15
5.5总体功能描述……………………………………………… 16
5.6显示模块的仿真及波形图…………………………………… 17
第六章 顶层文件………………………………………………… 17
6.1 顶层文件设计源程序………………………………………… 17
6.2顶层文件的仿真及波形图……………………………………… 18
结语………………………………………………………… 19
参考文献…………………………………………………… 20
致谢………………………………………………………… 21
附件………………………………………………………… 22
第一章 设计目的
1.1 设计要求
a.获得稳定100Hz频率
b.用数码管的显示
c
文档评论(0)