- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
射频通信电路课件_第八章锁相技术55(频率合成)
* 8. 7 频率合成器 功能: 可以产生大量与基准参考频率源具有 同样高精度和稳定度的离散频率信号 主要用途: 多信道收发信机的本振源 主要指标: 1. 频率范围:fmin ~ fmax , 频率覆盖系数 2.频率间隔 与信道总数 3.转换时间 4.噪声 相位噪声 寄生干扰 本节主要内容: 锁相频率合成器 直接数字频率合成器 8.7.1 整数分频锁相频率合成器 1. 典型的锁相频率合成器 (1)原理方框图 电路结构特点: 在简单的锁相环中插入 可编程分频器 基本工作原理:环路锁定时,进入鉴相器的两信号频率相等 信道间隔 频率稳定度——取决于参考频率 (2)数学模型 频率合成器的相位模型 等效锁相环的相位模型 VCO的控制特性 VCO压控灵敏度 与简单锁相环相比: 带有等效VCO 的锁相环 的闭环传递函数为: 对应的环路参数(以有源理想积分器为滤波器): 结论:① 环路带宽和阻尼系数均变小 ② 应特别注意—— 当N在大范围内变化时, 环路的动态性能变化很大 频率合成器的模型输出应为 高频频率合成器碰到的问题 高的输出频率 低的可变程序 分频器工作频率 矛盾 如何解决? 比采用等效VCO锁相环路的闭环传递函数在幅度上扩大N 倍 则传递函数为: 2. 带高速前置分频器的锁相频率合成器 结构特点: 在可变程序分频器前 加高速前置固定分频器K 频率关系: 高速器件——VCO、÷K分频器 频率间隔: 问题:频率间隔扩大了K倍 解决方法:加参考分频器÷K ÷K 结论——加高速前置分频器不是好方法! 产生新问题——鉴相频率降低 转换时间变长 环路滤除VCO噪声能力变差 环路带宽变窄 3. 带混频器的频率合成器 实例:频率合成器指标——输出频率870~890MHz, 信道间隔30KHz,信道数665个 则:VCO频率: 参考频率: 电路结构特点: ① VCO后输出接 倍频器 目的:实现高的输出频率 目的:降低频率 适应 可变程序分频器 ② 环路内插入一混频器 混频器本振: VCO输出: 差频 程序分频器输入: 程序分频器分频数: 4. 双模前置分频锁相频率合成器 吞脉冲可变 分频器 特点: ① 两个可编程减法计数器 ÷N 和 ÷A ② 一个高速双模分频器÷P/÷(P+1), 其CP为VCO输出,其输出作为÷N、÷A的CP ③ 一个模式控制逻辑电路 双模前置分频器 ÷P/÷(P+1) 模式控制 逻辑电路 ÷N计数器 ÷A计数器 主要部件:吞脉冲可变分频器 (1)电路结构 双模前置分频器 ÷P/÷(P+1) 模式控制 逻辑电路 ÷N计数器 ÷A计数器 (2)工作原理 ① 预置 N、A(NA),双模分频比为÷(P+1),VCO 开始输出 ② 每输入(P+1)个VCO脉冲,双模分频器输出一个脉冲, 使 “A” 和 “N” 程序计数器均减 1 ③ 当“A”计数器减到 0 时,模式控制使双模变为÷P,且使“A” 停止计数, 此时VCO已输出 (P + 1)A 个脉冲 ④ “N”计数器从(N — A)继续做减法计数,当再送入(N — A)P 个 VCO 脉冲后,“N”计数器到 0,输出一脉冲到鉴相器PD ⑤ 模式控制器使双模变为÷(P+1), “A” 和 “N” 均置数,新一轮开始 ① 只有双模分频器是高速器件,“N”和“A”均低速器件 结论: ② VCO总的分频数为 吞脉冲可变 分频器 输出频率: 优点: 与带高速前置分频器方案相比 频率间隔仍为 ,没有扩大 吞脉冲锁相频率合成的集成电路芯片 MC145152 内部电路:晶体振荡器、参考分频器 “N”和“A”计数器、控制逻辑电路 鉴频鉴相器 8.7.2 分数频率合成器 目的:减小频率间隔,但不降低鉴相频率 锁相频率合成器 当N为整数,则频率间隔 若N为小数,在鉴相频率不变条件下, 而频率间隔 是 的分数倍 小数分频器的实现思路 采用了一个双模分频器 分频比受控变化 则在时间间隔T内的 平均分频比是5.5 在时间间隔T内 50%时间按÷5分频 50%时间按÷6分频 频率合成器的输出频率则按参考频率的分数倍变化 改变这个时间分配的百分数 即改变了VCO的平均分频比 *
文档评论(0)