- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路专项实践课程设计说明书一位全加器设计
武汉理工大学《集成电路专项实践》课程设计说明书
PAGE
课程设计任务书
学生姓名: 袁海 专业班级: 电子1303班
指导教师: 封小钰 工作单位: 信息工程学院
题 目: 一位全加器的设计
初始条件:
计算机、ORCAD软件,L-EDIT软件
要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)
1、课程设计工作量:1周
2、技术要求:
(1)学习ORCAD软件,L-EDIT软件。
(2)设计一个一位全加器电路。
(3)利用ORCAD软件对该电路进行系统设计、电路设计,利用L-EDIT软件进行版图设计,并进行相应的设计、模拟和仿真工作。
3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。
时间安排:
2016.12.30布置课程设计任务、选题;讲解课程设计具体实施计划与课程设计报告格式的要求;课程设计答疑事项。
2016.12.31-2017.1.2学习ORCAD软件和L-EDIT软件,查阅相关资料,复习所设计内容的基本理论知识。
2017.1.3-2017.1.4对一位全加器电路进行设计仿真工作,完成课设报告的撰写。
2017.1.5 提交课程设计报告,进行答辩。
指导教师签名: 年 月 日
系主任(或责任教师)签名: 年 月 日
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc471484867 摘要 PAGEREF _Toc471484867 \h I
HYPERLINK \l _Toc471484868 ABSTRACT PAGEREF _Toc471484868 \h II
HYPERLINK \l _Toc471484869 1绪论 PAGEREF _Toc471484869 \h 1
HYPERLINK \l _Toc471484870 1.1集成电路发展现状 PAGEREF _Toc471484870 \h 1
HYPERLINK \l _Toc471484871 1.2集成电路版图工具L-edit简介 PAGEREF _Toc471484871 \h 1
HYPERLINK \l _Toc471484872 2全加器原理及一位全加器原理图设计 PAGEREF _Toc471484872 \h 3
HYPERLINK \l _Toc471484873 2.1一位全加器原理简介 PAGEREF _Toc471484873 \h 3
HYPERLINK \l _Toc471484874 2.2实现一位全加器功能的原理??设计 PAGEREF _Toc471484874 \h 4
HYPERLINK \l _Toc471484875 2.2.1一位全加器原理图 PAGEREF _Toc471484875 \h 4
HYPERLINK \l _Toc471484876 2.2.2基于ORCAD的一位全加器设计 PAGEREF _Toc471484876 \h 4
HYPERLINK \l _Toc471484877 2.2.3 一位全加器的电路图仿真 PAGEREF _Toc471484877 \h 7
HYPERLINK \l _Toc471484878 3一位全加器的版图设计 PAGEREF _Toc471484878 \h 9
HYPERLINK \l _Toc471484879 3.1确定一位全加器版图结构 PAGEREF _Toc471484879 \h 9
HYPERLINK \l _Toc471484880 3.2源漏共享缩小版图面积 PAGEREF _Toc471484880 \h 9
HYPERLINK \l _Toc471484881 3.3 版图所需基础器件绘制编辑 PAGEREF _Toc471484881 \h 11
HYPERLINK \l _Toc471484882 3.3.1 PMOS、NMOS等基础器件编辑 PAGEREF _Toc471484882 \h 11
HYPERLINK \l _Toc471484883 3.3.2 两输入与非门与异或门的绘制编辑 PAGEREF _Toc471484883 \h 1
文档评论(0)