网站大量收购独家精品文档,联系QQ:2885784924

基于FPGA多道脉冲分析器设计.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA多道脉冲分析器设计

基于FPGA多道脉冲分析器设计   【摘要】详细介绍了一种采用FPGA的多道脉冲幅度分析器的结构设计和工作原理。该分析器精度高、速度快、稳定好,适合于X荧光探测器的脉冲信号进行处理和实现。   【关键词】FPGA;分析器;数据传输   Abstract:Detailed structural desing and working principle of a FPGA-based multi-channel pulse height analyzer.The analyzer has accuracy,speed,good stability,suitable for X-ray fluorescence detector pulse signal processing and realization.   Key words:FPGA;Analyzer;Data transmission   多道能谱分析仪是采用核分析方法分析物质成分和含量的仪器。多道脉冲幅度分析器是x荧光分析仪的关键部件,它将来自x荧光探测器的脉冲信号进行处理后送给计算机接口电路,其准确性和灵敏度直接影响着分析仪的测试精度。   1.系统原理分析   来自半导体x荧光探测器的放大输人脉冲信号,进人峰值检测保持电路,脉冲峰值在其中经展宽后送人ADC(Analog Digital Converter)转换电路,根据信号分析目的用数字处理的手段从采样信号中提取,获得核脉冲信号的波形信息、时间信息和能量信息。然后,FPGA将脉冲幅度模拟量转换成分析道址数字量。最后,经接口电路信号被送往计算机,计算机对输人脉冲进行幅度分析和特征峰的面积计算后给出被测样品成分含量。多道脉冲幅度分析器将能够分析的脉冲幅度范围分成多个幅度间隔,幅度间隔的个数就是脉冲幅度分析器的道数,幅度间隔的宽度就是脉冲幅度分析器道宽[2]。道数越多,幅度分布分析的越精细,各个道的计数相应减少,需要测量的时间就要加长。   2.系统的设计与实现   多道脉冲幅度分析器是多道数据采集系统的核心部件。多道脉冲幅度分析器由信号保持电路、模数转换电路、FPGA(Field Programmable Gate Array)控制电路、DSP(Digital Signal Processing)数字信号处理电路组成。它的基本功能就是按输入脉冲的幅度分类计数。   2.1 硬件设计   x光能谱测量中,主要测量脉冲信号的峰值幅度。探测器输出的模拟信号经主放大器的整形和放大后,被送到高速ADC进行模数转换,ADC在FPGA的控制下将模数转换后的数字信号送入到FPGA中,信号在FPGA中缓存后,经DSP对核信号进行梯形成形和极零相消,输出核脉冲峰值。多道脉冲幅度分析器的基本构成,如图1所示。   考虑到多道脉冲幅度分析器的分析精度和速度较高,模/数转换采用AD1674逐次逼近式A/D转换芯片。该芯片为12位芯片,片内有三态输出缓冲电路,并带有采样保持器,内置高精度2.5V参考电压。模数转换电路是核数据脉冲幅度分析器的核心电路,它的作用是将模拟量转换成数字量。对多道脉冲幅度分析器而言,就是用于快速、高精度地对输入的核脉冲信号进行采样,将脉冲的幅度值转换成FPGA控制器所能够处理的数字量。   FPGA芯片采用的是EP1C3114。片内强大的集高密度逻辑,存储器单元,时钟模块,嵌入式处理器,以及应用SOPC技术,都为本设计的实现奠定了基础。FPGA芯片主要完成数字处理、数据进行缓冲,使DSP能够有足够的时间来完成实时的数据信号处理和数据通信[1]。   DSP是该设计的核心部分,采用的是一款高性能、低功耗的定点DSP芯片TMS32OVC55O9A,CPU频率最高可以运行在200MHz,内核电压工作在1.6V)。   FPGA与DSP之间的通信的数据量比较大,所以采用DSP自带的多道缓冲串口来实现与FPGA间的数据传输。硬件电路板如图2所示。   2.2 软件设计   软件设计主要分4部分,FPGA固件设计、DSP程序设计、驱动设计、应用程序设计,以及数据分析程序设计,如图3所示。   ●FPGA固件设计主要是设计软核,模块分为ADC前段控制模块,FIFO模块、FIFO控制模块、DSP控制接口模块、全局时钟模块。FPGA控制前段ADC发送数据,接受后传入FIFO内进行缓存。之后DSP模块会控制DSP,进行数据接受,将数据传入后端。   ●DSP的程序设计主要是完成FPGA与DSP之间的数据传输,数据分析。其次还要完成在数据的设备的断开和重新连接,对主机的设备请求做出响应,对接收到的数据包进行分析判断,对中断的处理,数据的接收和发送控制,以及主机对设备的配置任务。FPGA中的数据采集到足够的数据后向DSP发送一个中断信号,然后

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档