网站大量收购独家精品文档,联系QQ:2885784924

基于FPGA路由技术研究.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA路由技术研究

基于FPGA路由技术研究   摘要:该文针对路由器的路由查找,简单概述了路由技术的发展,路由器的体系结构,硬件路由表的数据结构设计等,介绍了FPGA,及基于FPGA的路由技术,研究了如何用FPGA硬件实现高效的路由技术。   关键词:网络;路由器;FPGA;硬件;路由技术   中图分类号:TP393文献标识码:A文章编号:1009-3044(2012)16-3806-02   核心路由器由于需要执行复杂的IP路由查找操作,已成为制约因特网性能的新的瓶颈,我们需要高速有效的包调度、转发和路由策略,此技术的研究受到业界的广泛关注[1]。    1路由技术   英特网的体系结构是分层次的,每个层次结构上都需要对应功能的路由器。接入网上的路由器主要负责的是将家庭用户和小型企业网连接到ISP,它面临的主要问题是将使用不同的网络技术的PC接入Internet,这就要求其提供高速的端口,丰富的协议支持;而企业级的路由器则是连接整个企业或校园中的所有PC,所以要求其必须易于配置,能提供高密度的端口,支持QoS等功能;骨干网上的路由器是不需要直连用户端系统的,它们连接的是ISP和企业级网,需要能提供高速路由功能。所以,路由技术对于整个网络是至关重要的。   1.1路由器简介   路由器的逻辑体系结构主要由路由引擎,转发引擎,路由表,网络适配器和相关的逻辑电路等几部分组成。转发引擎中最关键的就是IP协议,控制对路由表的查找,负责把数据包从一个网络适配器转发到另一个网络适配器。而路由表的查找效率是整个路由器的性能的关键因素,因为每个通过路由器的数据包都需要首先对路由表进行查找然后决定如何进行转发。路由引擎不涉及通过路由器的数据通路,只负责对路由表更新,包括了高层协议,特别是路由协议,所有往往用通用的CPU代替。   1.2硬件路由表设计   路由表的实现方法主要有两大类:基于软件和基于硬件。但是基于软件的查找次数至少为5次,这距离高速链路的要求已经远远不够了;而基于硬件的方法中则有很多结构简单,查找速度快,其中最少的只需访问一次存储器,最多只需要访问两次存储器。   通常路由器中路由表的表项都含有以下这些域:目的IP地址域,???离向量度量域,下一跳IP地址域,路由变化标志域,路由计时器域。如果每一个IP地址都对应一个表项,那么就会占用很大的存储器空间,但是其中有很多的表项必定没有被使用,所以在设计路由查找算法时就需要根据如下的原则来设计:容易在硬件上实现,并具有良好的性能和可扩展性;能有效的对存储器进行利用;能提供有效的最长前缀匹配,并且实时的实现路由表的查找;能实现路由表的插入和删除并且支持广播和组播。    2基于FPGA的路由技术   在传统的路由器设计中,ASIC设计占主导地位,但随着硬件技术的不断发展,新业务不断涌现,为了能够快速地响应市场需求,形成自己产品独特的特色和卖点,基于FPGA实现的路由器成了一种很好的选择。   2.1 FPGA简介   现场可编程门阵列的简称叫FPGA,是专用集成电路(ASIC)领域中的一种半定制电路,是在PAL、GAL、CPLD等可编程器件的基础上发展得来的产物,解决了定制电路的不足,还克服了原有可编程器件门电路数有限的缺点,具有较高的灵活性,并且其设计周期短,具有成本低、风险小等优势。越来越多的设计都开始从ASIC转向FPGA,成为现代IC设计验证的主流技术。以硬件描述语言Verilog或VHDL设计完成的电路,都可以通过简单的综合与布局,快速烧写到FPGA上进行测试。   FPGA的主要特点如下:设计周期短,能够快速成品,可以反复修正使用,风险小,更便宜的造价,开发费用低。FPGA采用高速CMOS工艺,功耗低,与TTL电平兼容,其内部有丰富的触发器和I/O引脚;所以,FPGA芯片是开发路由器的最佳选择之一。   2.2基于FPGA的路由技术   在路由器的设计过程中,选择合适的FPGA来完成路由器中需要灵活处理的业务部分,如路由表的查找,能大大的降低开发风险,有效地缩短开发周期,提高性价比,增强特色。而IP核的使用也使得FPGA的设计可以规模化、产业化[2]。随着FPGA的发展,越来越多的厂商都开始采用FPGA来设计实现路由器。利用现今一些成熟的IP核,如FIR滤波器、SDRAM控制器、PCI标准接口、HDLC控制器、以太网MAC控制器等,将不同的IP核连接起来,并有效地进行数据控制、管理,就可以实现路由器功能设计。从系统安全的角度出发,基于FLASH的技术硬件出错的概率较小,具有更可靠的安全性,还可以经过现场处理就能实现产品的升级换代,支持通过公共网络实现远程升级等特性,这样就减少了现场解决问题的麻烦和代价。   FPGA的一般设计流程是由电路设计与输入、功能

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档